1 / 35

Trabajando con Puertas Lógicas

Trabajando con Puertas Lógicas. Iniciació a l’Electricitat i a l’Electrònica. Tabla de Contenido. Introducción Puertas lógicas (símbolos y tablas de verdad) Implementación de funciones lógicas Simplificación de funciones lógicas Mapas de Karnaugh Circuitos con puertas NAND y NOR.

ashanti
Download Presentation

Trabajando con Puertas Lógicas

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Trabajando con Puertas Lógicas Iniciació a l’Electricitat i a l’Electrònica

  2. Tabla de Contenido • Introducción • Puertas lógicas (símbolos y tablas de verdad) • Implementación de funciones lógicas • Simplificación de funciones lógicas • Mapas de Karnaugh • Circuitos con puertas NAND y NOR

  3. Introducción • Cualquier circuito electrónico tiene una parte encargada de decidir, en función de unas variables de entrada (información de los sensores), de qué manera deben comportarse los actuadores. • Del estudio y diseño de esta parte del circuito se encarga la electrónica de control. • Los componentes electrónicos más sencillos con los que implementar circuitos de control son las puertas lógicas. • Una vez analizado y estudiado el problema seguiremos los siguientes pasos para su resolución: • Identificar entradas y salidas • Diseñar el circuito eléctrico equivalente (con pulsadores) • Averiguar el numero de posibles estados de las entradas • Hallar la tabla de verdad del circuito equivalente • Interpretar la tabla de verdad y describir una red de puertas que componen el sistema digital. • Si es preciso, simplificar y minimizar la cantidad de lógica usada en un sistema. (Método de Karnaugh) • Diseño del circuito electrónico completo

  4. Las puertas OR, AND y NOT • Símbolos para OR y AND • Símbolo para NOT El circulo al final del triángulo es la representación de la negación

  5. Tablas de verdad para las puertasOR. AND y NOT

  6. Las puertas NAND y NOR Como la otras puertas lógicas que estudiamos, también están disponibles en el comercio con dos, tres, cuatro y ocho entradas. Símbolos para NAND Símbolos para NOR

  7. Tablas de verdad para las puertas NOR y NAND

  8. Las puertas OR-Exclusiva y NOR-Exclusiva

  9. Implementación de Funciones con Puertas Lógicas. Redes con AND, OR y NOT • Una vez que se define el problema y se halla la tabla de verdad correspondiente (o la función expresada como la suma de productos) se debe de definir el diagrama lógico, compuesto por una red de puertas lógicas que describan la función.

  10. De la Tabla de Verdad a la Expresión Algebraica • En la mayoría de los casos, un problema digital es presentado en la forma de una declaración o como una tabla de verdad, esto nos obliga a tener la habilidad de llevar los datos de una tabla de verdad a una expresión algebraica. • En la tabla de verdad, cada combinación de las variables de entrada corresponde a un termino de producto estándar. • Es posible extraer una sumatoria de productos estándares sumando cada termino de producto cuyo resultado en la tabla de verdad es igual a 1.

  11. Miniterminos • En la tabla se muestra la equivalencia entre las combinaciones de una tabla de verdad y los minitérminos que están asociados a cada uno de los productos estándares de una expresión algebraica. • Los minitérminos pueden ser referidos también por sus números, que están mostrados en la columna de la derecha.

  12. Ejemplo

  13. Problema Implementar con puertas lógicas la siguiente función F = ACD+BCD+ABC+ABD • Diagrama lógico

  14. La simplificación de funciones lógicas • El proceso de la simplificación de una función lógica consiste en hallar una nueva función equivalente a la primera, cuya representación por puertas lógicas resulte más simplificado que el del circuito inicial. Existen dos métodos de simplificación: • Aplicando las propiedades de las operaciones lógicas. • Mediante mapas de Karnaugh

  15. Sobre la simplificación • No existe una sola metodología para realizar la simplificación. • Sólo la práctica es la manera de alcanzar la simplificación óptima. • La aplicación de cualquiera de los métodos nombrados no garantiza el llegar a la simplificación óptima.

  16. Mapas de Karnaugh • Es un método gráfico usado para la simplificación de funciones lógicas • Propuesto por Maurice Karnaugh en 1953 • Los mapas de Karnaugh se compone de un cuadrado por cada minitérmino posible de una función. • 2 variables, 4 cuadrados • 3 variables, 8 cuadrados • 4 variables, 16 cuadrados

  17. Representando funciones en un Mapa de Karnaugh (1) • Cuando se quiere llevar una función a un mapa, se coloca un 1 en el casillero correspondiente al minitérmino que resultó como 1 en la función. • Los otros casilleros se dejan en blanco • Si existen condiciones irrelevantes, es necesario poner una X en los minitérminos correspondientes.

  18. Mapa de Karnaugh para dos variables F = AB’ A A 0 1 0 1 B B 0 1 0 1 Aquí tenemos dos vistas de una mapa de dos variables, las casillas sombreadas, por ejemplo, corresponden al minitérmino en el que A=1 y B=0

  19. Representando funciones en un Mapa de Karnaugh (2) a a 0 1 0 1 b b 0 1 0 1 F = a’b’ + ab F = a’b’ + ab + a’b

  20. Mapa de Karnaugh para 3 y 4 variables AB AB 00 01 11 10 00 01 11 10 CD C 00 01 11 10 0 1

  21. Simplificación usando Mapas de Karnaugh • Una vez se ha representado la función en el mapa se marcan los grupos adyacentes (se agrupan las casillas señaladas con un 1) hasta que no haya ningún 1 sin agrupar, y por este orden: • Se procura formar el máximo nº de casillas de 8 unos. • A continuación, se forma el máximo nº de grupos de 4 unos que no puedan formar grupos de 8. • Luego, se repite la acción con los grupos de 2 unos que no puedan formar grupos de 4. • Se finaliza tomando todos los 1 que queden sin formar ningún grupo. • Los grupos tienen que reunir el mayor número de 1 posible y no importa que dos grupos compartan algún 1 • Una vez efectuados los agrupamientos se procede a eliminar la variable o variables que cambien en cada agrupación.

  22. Ejemplo de adyacencia para un mapa de 4 variables • Los 1 en dos celdas adyacentes corresponden a un solo término de producto. AB AB 00 01 11 10 00 01 11 10 CD CD 00 01 11 10 00 01 11 10 AC’D A’B’D’

  23. Extendiendo el concepto de adyacencia para agrupar más celdas AB AB 00 01 11 10 00 01 11 10 C C 0 1 0 1 C A’C AC

  24. Otros ejemplos para grupos de 4 AB AB 00 01 11 10 00 01 11 10 CD CD 00 01 11 10 00 01 11 10 A’B’ AD B’D’ BD

  25. Grupos de 8 AB AB 00 01 11 10 00 01 11 10 CD CD 00 01 11 10 00 01 11 10 A’ D’

  26. Ejemplo de simplificación usando Mapas de Karnaugh xy 00 01 11 10 z F = x’yz’ + x’yz + xy’z’ + xy’z + xyz 0 1 xy 00 01 11 10 z 0 1 x’y + xy’ + xz

  27. Problema • f = a’b’c’ + a’bc’ + a’bc + ab’c’ Para la función f encontrar la suma de productos mínima usando un mapa de karnaugh. Implementar con puertas lógicas la función antes y después de simplificar

  28. Problema: solución sin simplificar

  29. Problema: solución simplificada ab 00 01 11 10 c 0 1 ab 00 01 11 10 c 0 1

  30. Ejercicios: • Implementar con puertas lógicas la función OR exclusiva de 3 entradas antes y después de simplificar • Implementar con puertas lógicas la siguiente función antes y después de simplificar • f = a’b’c’d’ + a’bcd’ + a’bcd’ + ab’c’d + ab’c’d’ + a’b’cd + abcd’ + abcd • Implementar con puertas lógicas las siguientes funciones antes y después de simplificar

  31. Ejercicios:

  32. Circuitos con puertas NAND y NOR • Todas las funciones Booleanas pueden ser substituibles por una función equivalente que utilice únicamente compuertas NAND y/o NOR, esto con los siguientes objetivos: • Disminución del número de componentes en una tarjeta de circuito impreso. • Dar facilidad de mantenimiento futuro y • Disminuir el consumo de energía. • La transformación de cualquier función se efectuará mediante la correcta utilización del teorema de Moorgan.

  33. Algunas equivalencias

  34. Metodología para transformar una expresión a NAND • Una vez obtenida la expresión correspondiente del problema digital, se realiza a todo el conjunto una doble inversión o negación. • Como nos encontramos en el caso de implementar con puertas NAND, si la expresión resultante está en función de productos, las dos negaciones deben dejarse tal cual. Si, por el contrario, es una suma, se aplica el teorema de Moorgan sobre dicha suma. • Continuar 2, hasta la obtención de una función compuesta exclusivamente como productos negados.

  35. Metodología para transformar una expresión a NOR • Con la expresión correspondiente se realiza a todo el conjunto una doble inversión o negación. • Si la expresión resultante está en función de sumas, las dos negaciones deben dejarse tal cual. Si se trata de un producto, tendremos que aplicar el teorema de Moorgan sobre el producto. • Continuar 2 (realizando el proceso anterior) hasta la obtención de una función compuesta exclusivamente por sumas negadas.

More Related