1 / 3

Klopné obvody pro realizaci čítačů a registrů

Klopné obvody pro realizaci čítačů a registrů. Dyn. řízení. D. T. Statické řízení. D. C. T. Čítače, děliče frekvence a registry jsou sekvenční logické obvody, které pro svoji činnost potřebují zapamatovat na určitou dobu informaci „0“ či „1“.

Download Presentation

Klopné obvody pro realizaci čítačů a registrů

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Klopné obvodypro realizaci čítačů a registrů

  2. Dyn. řízení D T Statické řízení D C T Čítače, děliče frekvence a registry jsou sekvenční logické obvody, které pro svoji činnost potřebují zapamatovat na určitou dobu informaci „0“ či „1“. Pro realizaci těchto zařízení se používají klopné obvody, jejichž základem je SR obvod. Pracuje se s těmito typy : Klopný obvod D (Delay) Je to jednovstupový klopný obvod a používá se k vytvoření zpoždění vstupního signálu. Používá se též jako dělič frekvence, který je základem čítačů. Řízení tohoto obvodu může být statické nebo dynamické. Při statickém řízení vstupní data přicházejí na vstup D (Data) a doba zpoždění je určena vnitřními vlastnostmi klopného obvodu, obvykle se jedná o nanovteřiny. Pro vytvoření velkého zpoždění je nutné vytvořit kaskádu mnoha klopných obvodů. Při dynamickém řízení vstupní data přicházejí na vstup D (Data) a doba zpoždění je určena okamžikem příchodu řídícího impulsu (hodin = clock) na vstup C. Doba zpoždění jedním klopným obvodem je mnohonásobně větší než při statickém řízení.

  3. Dyn. řízení J T C Dyn. řízení K T T Statické řízení Statické řízení J T T C T K Klopný obvod JK Je to dvouvstupový klopný obvod, který vychází z SR obvodu a odstraňuje zakázaný stav. Podle pravdivostní tabulky jsou plně funkční všechny čtyři stavy vstupních signálů. Z tohoto obvodu lze vytvořit dělič frekvence => čítače a vytvořit registry. Řízení tohoto obvodu může být statické nebo dynamické. Klopný obvod T (Trigger) Je to jednovstupový klopný obvod, který lze použít jako dělič frekvence nebo spouštěč. Řízení tohoto obvodu může být statické nebo dynamické.

More Related