1 / 13

Stéphane THURIES ATER UPS/LAAS-CNRS

Poste 63 MCF 2304 Électronique générale Modélisation et conception de micro-systèmes pour les systèmes électroniques embarqués. Stéphane THURIES ATER UPS/LAAS-CNRS. Plan de la présentation. Cursus Enseignements dispensés Activités de recherche Bilan de compétences

metea
Download Presentation

Stéphane THURIES ATER UPS/LAAS-CNRS

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Stéphane THURIES Poste 63 MCF 2304 Électronique générale Modélisation et conception de micro-systèmes pour les systèmes électroniques embarqués Stéphane THURIES ATER UPS/LAAS-CNRS

  2. Stéphane THURIES Plan de la présentation • Cursus • Enseignements dispensés • Activités de recherche • Bilan de compétences • Perspectives en enseignement et recherche

  3. Stéphane THURIES Cursus universitaire 2001-2002 2002-2003 2003-2006 depuis 2006 • Maîtrise EEA ( 3/54 mention assez-bien )‏ • DEA CCMM ( 5/25 mention bien )‏ • Thèse de doctorat ( prix de thèse GEET 2006 )‏ • Directeur É. Tournier (groupe MOST, LAAS-CNRS)‏ • « Conception et intégration d'un synthétiseur digital direct micro-ondes en technologie silicium SiGe:C 0,25 µm » • ½ ATER UPS • Post-doc LAAS-CNRS

  4. TP d'électronique des fonctions master EEAS 42h • TP d’électronique des dispositifs master EEAS 42h B • BE Émetteur/Récepteur infra rouge • master ICEM 28h Enseignements : Master EEAS, ICEM électronique analogique • TP de signaux et télécommunications master EEAS 84h Stéphane THURIES

  5. Additionneur DCB Système détecteur et correcteur d'erreurs de Hamming EEPROM, décodage d’adresses Implémentation sur GAL 16V8 Vérifications sur un banc de test de circuits numériques Enseignements : L3 SDI EEATP d'électronique numérique Stéphane THURIES

  6. Hacheur quatre quadrants ampli (filtre)‏ fréquencemètre Enseignements : Master 2 EPTP commande numérique temps réel • Commande numérique temps réel • modélisation hacheur/moteur/génératrice CC • asservissement régulation courant/vitesse • numérisation des correcteurs (facteurs d’échelle) • programmation du MC68332 en C • PTM, PIA, CAN, CNA P.T.M. C.N.A P.I.A X Unité centrale MC 68332 C.N.A Y C.N.A Stéphane THURIES

  7. Objectifs : améliorer la versatilité capacités de programmation (reconfigurabilité)‏ nouvelles fonctionnalités (autotestabilité)‏ Activités de rechercheNumérisation de synthèses de fréquences micro-ondes Nouvelles topologies de fonctions logiques Réalisation et optimisation du layout Choix de la Technologie Process de fabrication Physique des semi-conducteurs BiCMOS SiGe:C 0,25 µm Stéphane THURIES

  8. MSB accumulateur de phase additionneur registre 9 8 inverseur 8 registre 8 MCF DAC 9-bits commandé 8-bits Clk Activités de rechercheNumérisation de synthèses de fréquences micro-ondes Numérisation de fonctions analogiques de synthèse de fréquence Numérisation totale Numérisation partielle synthétiseur digital direct PLL semi-numérique Stéphane THURIES

  9. SoC EEPROM antenne SRAM IC RF µP capteurs L, C Perspectives de recherche : Architectures numériquesdans les systèmes / micro-systèmes communicants SiP Problématique : pb de cohabitation nombreux sous systèmes (capteurs, µp, RF) dans les SiP et SoC nombreux systèmes (environnement)‏ Axes de recherche micro-système : numérisation des blocs → réduction du nb de passifs rayonnants global : architectures numériques RF innovantes → nouveaux protocoles valorisation : 2 brevets (+1 en rédaction), 1 RI , 2 CI, 2 CN Stéphane THURIES

  10. Bilan de compétences Enseignement : logique combinatoire et séquentielle CPLD,FPGA (VHDL)‏ BF Électronique des fonctions analogiques Électronique Numérique commande numérique HF Recherche : Environnement CAO : Cadence, Agilent ADS, Ansoft designer Circuits, systèmes et architectures numériques RF Caractérisation : mise en oeuvre de bancs de mesures • Encadrement et responsabilités diverses : • Stagiaires et doctorants : • formation aux outils informatiques de CAO circuits • support pour la mise en place de bancs de mesures • Mise en place d’un environnement CAO sur réseau sécurisé (logiciels et matériels) Stéphane THURIES

  11. CM, TD, TP • Études et réalisations • Encadrement de projets • Projets tutorés Perspectives enseignement • Électronique analogique Intégration • appareils de mesures • fonctions et lois de base (semi-conducteurs) • AOP, PLL, capa_com Physique des semi-conducteurs Techniques d’intégration (salle blanche) Micro-systèmes (SoC, SiP…) INSA • Vie de l'INSA Électronique numérique logique combinatoire mémoires fonctions synchrones logique séquentielle • tâches administratives • gestion modules / année • encadrement de stagiaires Stéphane THURIES

  12. Perspectives de recherche Contrats européens (actuellement MOBILIS)‏ Micro-systèmes communicants ( SoC, SiP… )‏ Architectures Numériques ( / analogiques ) RF- Bande de Base Outils simulation / CAO simulations système (complexité, CEM, bruit, interconnexions, interfaces RF-BdB reconfigurabilité, autotestabilité)‏ administration mise en euvre Collaborations • Universitaires • Fraunhofer I.A.S.S.P. • National University of Singapore • Industrielles • ST Microlectronics • DGA‏ • Thales Alenia Space Stéphane THURIES

  13. Stéphane THURIES Poste 63 MCF 2304 Électronique générale Modélisation et conception de micro-systèmes pour les systèmes électroniques embarqués Stéphane THURIESATER UPS/LAAS-CNRS

More Related