1 / 25

М.С. Енученко, Д.В. Морозов, М.М. Пилипко

Восьмиразрядный сегментный цифро-аналоговый преобразователь с повышенной скоростью преобразования. М.С. Енученко, Д.В. Морозов, М.М. Пилипко. Варианты построения ЦАП. Бинарная архитектура. Унарная архитектура. Цель и задачи.

henry-noel
Download Presentation

М.С. Енученко, Д.В. Морозов, М.М. Пилипко

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Восьмиразрядный сегментный цифро-аналоговый преобразователь с повышенной скоростью преобразования М.С. Енученко, Д.В. Морозов, М.М. Пилипко

  2. Варианты построения ЦАП Бинарная архитектура Унарная архитектура

  3. Цель и задачи • Цель: разработка восьмиразрядного параллельного цифро-аналогового преобразователя с повышенной скоростью преобразования. • Задачи: • Разработка и моделирование ЦАП; • Разработка кристалла микросхемы ЦАП; • Экспериментальное исследование образцов микросхемы.

  4. Структура сегментного восьмиразрядного ЦАП

  5. Коммутируемый источник тока = =

  6. 4-х разрядный термометрический дешифратор с параллельным формированием выходных функций

  7. Блоки термометрического дешифратора Блок А Блок Б

  8. Топология 4-х разрядного термометрического дешифратора Блок А Блок Б

  9. Размещение блоков дешифратора

  10. Структура топологии ЦАП

  11. Топология ЦАП

  12. Топология ЦАП с кольцом защиты

  13. Моделирование характеристик

  14. Моделирование характеристик

  15. Основные характеристики

  16. Микрофотография кристалла микросхемы

  17. Характеристика преобразования

  18. График дифференциальной нелинейности

  19. График интегральной нелинейности

  20. Отклик выходного сигнала

  21. Спектр гармонического сигнала

  22. Результаты измерений

  23. Сравнение с другими работами

  24. Сравнение с другими работами

  25. Заключение При разработке параллельных ЦАП целесообразно использование сегментной архитектуры. В качестве примера разработан параллельный 8-ми разрядный сегментный ЦАП на источниках тока: 4 старших разряда - унарный сегмент, 4 младших – бинарный. Изготовлены тестовые кристаллы микросхемы. Проведены измерения разработанного ЦАП. Получены следующие характеристики: DNL – 0,47МЗР; INL – 1 МЗР; скорость преобразования 1000 Мотсчётов/с. По сравнению с известными реализациями достигнуто увеличение быстродействия в 2 раза и уменьшение площади в 2,5 раза.

More Related