1 / 37

3-D Transistors: FinFETs - Nanowires

3-D Transistors: FinFETs - Nanowires. Σακελλαρόπουλος Διονύσης Υπεύθυνος : Δ. Τσουκαλάς. ΣΕΜΦΕ – ΕΜΠ 2012. Περιεχόμενα. Ιστορία των Τρανζίστορ Προκλήσεις Προτάσεις – FinFET /Nanowire Συγκρίσεις Εφαρμογές Σύνοψη. Ιστορικά Στοιχεία.

havard
Download Presentation

3-D Transistors: FinFETs - Nanowires

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. 3-D Transistors:FinFETs -Nanowires Σακελλαρόπουλος Διονύσης Υπεύθυνος: Δ. Τσουκαλάς • ΣΕΜΦΕ – ΕΜΠ 2012

  2. Περιεχόμενα • Ιστορία των Τρανζίστορ • Προκλήσεις • Προτάσεις – FinFET/Nanowire • Συγκρίσεις • Εφαρμογές • Σύνοψη

  3. Ιστορικά Στοιχεία • 1925: Julius Edgar Lilienfeld– 1ηΠατέντα (FET=Field-Effect-Transistor) • 1947: Bardeen, Shockley, Brattain - Διπολικό Τρανζίστορ Νόμπελ 1956

  4. Σημαντικό εργαλείο στην βιομηχανία ημιαγωγών ~ $380 billion Χρήση κυρίως MOSFET (Metal-Oxide-Semiconductor Field-Effect-Transistor) • S: Πηγή (Source) • D: Απαγωγός (Drain) • G: Πύλη (Gate) • B: Υπόστρωμα (Substrate/Body) • Λευκό: Oxide

  5. Ανάγκη για μικρότερα MOSFET - Scaling • Περισσότερα τρανζίστορ στον ίδιο χώρο • Χαμηλότερο κόστος ανά ολοκληρωμένο κύκλωμα– ανάλογο του αριθμού των chip που δύναται να έχει κάθε wafer • Ως αποτέλεσμα: • Μεγαλύτερη υπολογιστική ισχύς • Μεγαλύτερης χωρητικότητας μνήμες Moore’s Law: Διπλασιασμός του αριθμού των τρανζίστορ ανά chip κάθε δύο χρόνια– Gordon Moore, 1965

  6. Παραδείγματα 1.4 billion 1.18 million 42 million 2012: Intel Ivy Bridge Core i7 1989: Intel 80486 2000: Intel Pentium4

  7. Προκλήσεις (Scaling): ηλ. διαπερατότητα βάθος επαφής SD μήκος καναλιού πάχος οξειδίου βάθος περιοχής απογύμνωσης δυναμικό Electrostatic Integrity • Διαρροή Ρεύματος • Gate-Oxide • Junction • Αύξηση Θερμοκρασίας SCE (Short Channel Effect): DIBL(Drain-Induced Barrier Lowering):

  8. εξαρτάται από τη γεωμετρία της συσκευής μετράει κατά πόσο το ηλ. πεδίο από τον απαγωγό επηρεάζει το κανάλι

  9. τάση κατωφλίου σε long-channel device Μικρότερο Κανάλι → Δύσκολα OFF

  10. Επίλυση: • Επομένως, τα SCEs μπορούν να μειωθούν με: • Μείωση βάθους ε • Μείωση πάχους οξειδίου • Μείωση βάθους περιοχής απογύμνωσης μέσω αύξησης της συγκέντρωσης του doping • Μείωση, δηλαδή, του ! SCE (Short Channel Effect): DIBL(Drain-Induced Barrier Lowering):

  11. FinFETs: • Source • Drain • Fins (channel) • Gates

  12. Φυσική: • Natural Length:

  13. Λύνοντας την εξ. Poisson ανάλογα με τον αριθμό των πυλών έχουμε:

  14. Άρα, όσο πιο μικρό είναι το πάχος του οξειδίου πύλης και το πάχος του φιλμ πυριτίου, τόσο μικρότερο είναι το δηλ. και η επίδραση του ηλ. πεδίου του απαγωγού στο κανάλι. Αυτό μπορεί να συμβεί και με περισσότερες πύλες. • Current Drive: • Το συνολικό ρεύμα ενός τρανζίστορ σε όλα τα μέρη του (S, D, G) ν-πυλών είναι ν-φορές μεγαλύτερο από το ρεύμα ενός τρανζίστορ με μία πύλη ίδιων διαστάσεων. • Για μεγαλύτερα ρεύματα από ν-φόρες → πολλαπλάfins! Το συνολικό ρεύμα θα ισούται με το ρεύμα που διαρρέει ένα fin πολλαπλασιασμένο με τον συνολικό αριθμό των fins. • Threshold Voltage: • Η τάση κατωφλίου εξαρτάται από το πάχος του φιλμ πυριτίου (κανάλι) χωρητικότητα οξειδίου αριθμός ζωνών

  15. Το μεγαλώνει καθώς μικραίνουν τα γεωμετρικά μεγέθη ()

  16. Κατασκευή: CMOS (Complementary Metal-Oxide-Semiconductor) • Fin Formation • Gate Stack Formation • Source and Drain Extension Implant • Spacer Formation • Epitaxial Raised Source/Drain Formation • Deep Source/Drain Implantation and Activation Anneal

  17. Fins: Διαστάσεις πολύ σημαντικές για τα SCE!

  18. Fin Height/Pitch: αποτελεσματικό πλάτος καναλιού ύψοςfin απόσταση ανάμεσα σε κάθε fin πλάτος ίχνους στο υπόστρωμα • Competitive: • ή

  19. Nanowire Transistors: • Source • Drain • Silicon Nanowire • Gate • Gate Oxide

  20. Ουσιαστικά: • Ένα GAA (Gate-All-Around) Transistor • Όλο το nanowire (S+D+Ch) είναι είτε p-type, είτε n-type • Αντίστοιχα, η πύλη είναι είτε n-type, είτε p-type • Δεν υπάρχουν junctions! • Junctionless: • Όχι παραπάνω doping • Χαμηλότερο κόστος • Όχι διάχυση (annealing) • Όχι Junction Leakage

  21. Fabrication: • Commercial SOI Wafers and Electron-Beam Lithography (10nm πάχος) • Συνολικό doping (ion implantation) χρησιμοποιώντας για n-type και για p-type → υψηλό current drive • Gate: • Εναπόθεση στρώματος πυριτίου πάχους σε θερμοκρασίαεντός ενός Low-Pressure Chemical Vapor Deposition (LPCVD) Reactor • Ανόπτηση (annealing) σε άζωτο στους για 30 λεπτά • Etching & Patterning σε Reactive-Ion Etch (RIE) Reactor • Για ιδανικές τιμές τάσης κατωφλίου → poly-silicon gate (n-type) • poly-silicon gate (p-type) • Layer Deposition • -aluminium Επιμετάλλωση για μέγιστη ηλεκτρική επαφή στη συσκευή μας 3 Πύλες→ Top, Right, Left

  22. n-type p-type

  23. Επιδόσεις παρόμοιες με αυτές των FinFETs! Καλύτερη θερμοκρασιακή απόδοση! Λιγότερο Leakage Current!

  24. Για διάφορα

  25. Εφαρμογές: • Nanowire Transistor ακόμα σε ερευνητικό στάδιο • FinFET: • Intel Ivy Bridge 22nm CPUs (2012) • 2002 → 2012 • Tri-Gate FET (3 κανάλια + 3 πύλες) • Up to 37% higher speed • Up to 50% less power consumption

  26. Βιβλιογραφία: • Colinge, J. P. - FinFETsand Other Multi-Gate Transistors (Springer) • Colinge, J. P. - Nanowire Transistors without Junctions (Nature Nanotechnology) • Τσουκαλάς, Δ. -Σημειώσεις Φυσικής Μικροηλεκτρονικών Διατάξεων • Θαναηλάκης, Α.-Θεωρία και Τεχνολογία Ημιαγωγών • Kasap, S. O. - Αρχές Ηλεκτρονικών Υλικών και Διατάξεων (Παπασωτηρίου) • Nanohub.org (MugFET & OMEN Nanowire Tools) • Sung G. Kim - MuGFET: First-Time User Guide • Saumitra R. Mehrotra - Nanowire: First-Time User Guide • Wikipedia.org • Hobs, Chris - CMOS Scaling Beyond FinFETs: Nanowires and TFETs (SEMATECH) • Colinge, J. P. - The SOI MOSFET: from Single Gate to Multigate (EuroSOI) • Lee, Jong-Ho - Fabrication and Characterization of bulk FinFETs for Future Nano-Scale CMOS Technology • Fabio D’ Agostino, Daniele Quercia - Short-Channel Effects in MOSFETs

  27. Σας Ευχαριστώ!

More Related