slide1 n.
Download
Skip this Video
Loading SlideShow in 5 Seconds..
Byung-June Mun Dept. of Electronics Eng., Dong-A University in Display Device Lab . PowerPoint Presentation
Download Presentation
Byung-June Mun Dept. of Electronics Eng., Dong-A University in Display Device Lab .

Loading in 2 Seconds...

play fullscreen
1 / 8

Byung-June Mun Dept. of Electronics Eng., Dong-A University in Display Device Lab . - PowerPoint PPT Presentation


  • 209 Views
  • Uploaded on

Fundamental Electronics I. ( 3 rd week ). Byung-June Mun Dept. of Electronics Eng., Dong-A University in Display Device Lab. Fundamental Electronics I. 키르히오프 법칙. 다중 전원의 회로해석. 키르히호프의 법칙은 전류에 관한 제 1 법칙 (KCL) 과 전압에 관한 제 2 법칙 (KVL) 이 있다 .

loader
I am the owner, or an agent authorized to act on behalf of the owner, of the copyrighted work described.
capcha
Download Presentation

PowerPoint Slideshow about 'Byung-June Mun Dept. of Electronics Eng., Dong-A University in Display Device Lab .' - lara-randolph


An Image/Link below is provided (as is) to download presentation

Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author.While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server.


- - - - - - - - - - - - - - - - - - - - - - - - - - E N D - - - - - - - - - - - - - - - - - - - - - - - - - -
Presentation Transcript
slide1

Fundamental ElectronicsI

( 3rd week )

Byung-June Mun

Dept. of Electronics Eng., Dong-A Universityin Display Device Lab.

slide2

Fundamental Electronics I

  • 키르히오프 법칙
  • 다중 전원의 회로해석

키르히호프의 법칙은 전류에 관한 제1 법칙 (KCL) 과 전압에 관한 제 2 법칙 (KVL) 이 있다.

제 1 법칙은 전류가 흐르는 길에서 들어오는 전류와 나가는 전류의 합이 같다.

제 2 법칙은 회로에 가해진 전원전압과 소비되는 전압강하의 합이 같다.

Figure 1. 다중전원 회로

slide3

Fundamental Electronics I

  • 제1법칙 – 전류의 법칙

Figure 3. 전류의 합

Figure 2. 병렬회로의 전류분배

회로에 가해진 전원전압으로 각 저항에는 전류가 흐르는데 저항에 반비례하여 흐를 것이다.

전원전압이 가해져 전체 회로에 흐르는 전류는 각 저항에 흐르는 전류를 합한 것과 같게 된다.

Ex ) 7[A]가 회로에 흘러 들어가 2[Ω]의 저항에 5[A]흐르고,

5[Ω]의 저항에 2[A]흘러 합은 7[A]의 전류가 되는 것이다.

slide4

Fundamental Electronics I

  • 제2법칙 – 전압의 법칙

Figure 4. 전압의 분배와 합

회로에서 가해진 전원전압은 저항3개로 나누어져 소비된다.

즉 부하는 3개의 저항이 되고 각 저항마다 전압강하가 생길 것이다.

각 저항의 전압강하를 모두 합하면 가해진 전원 전압이 된다.

Ex) 6[V]=1+2+3

slide5

Fundamental Electronics I

  • 중첩의 원리(Principle of Superposition)
  • 회로 내에 2개 이상의 전원이 동시에 작용할 때 회로에 흐르는 전류는 전원이

각각 단독으로 그 위치에 존재 할 떄 발생하는 전류의 합이다.

  • 주 전류원은 개방(Open), 전압원은 단락(Short) 시킨다.
slide6

Fundamental Electronics I

  • 중첩의 원리(Principle of Superposition)
slide7

Fundamental Electronics I

  • 실험회로1

Figure 5. 실험 회로 1

slide8

Fundamental Electronics I

  • 실험회로2

Figure 6. 실험 회로 2