120 likes | 299 Views
第四节 边沿触发的触发器. 电路结构和工作原理. 边沿触发方式的动作特点. 总目录. 推出. 下页. 一、电路结构和工作原理. 为了提高触发器的可靠性,增强抗干扰能力,希望触发器的次态仅仅取决于 CLK 信号的下降沿(或上升沿)到达时刻输入信号的状态。而在此之前和之后输入状态的变化对触发器的次态没有影响。 为实现这一设想,人们相继研制成了各种边沿触发的触发器电路。 目前已用于数字集成电路产品中的边沿触发器电路有 用两个电平触发 D 触发器构成的边沿触发器 、 维持阻塞触发器 、 利用门电路传输延迟时间的边沿触发器 等几种较为常见的电路结构形式。. 上页. 下页.
E N D
第四节 边沿触发的触发器 • 电路结构和工作原理 • 边沿触发方式的动作特点 总目录 推出 下页
一、电路结构和工作原理 为了提高触发器的可靠性,增强抗干扰能力,希望触发器的次态仅仅取决于CLK信号的下降沿(或上升沿)到达时刻输入信号的状态。而在此之前和之后输入状态的变化对触发器的次态没有影响。 为实现这一设想,人们相继研制成了各种边沿触发的触发器电路。 目前已用于数字集成电路产品中的边沿触发器电路有用两个电平触发D触发器构成的边沿触发器、维持阻塞触发器、利用门电路传输延迟时间的边沿触发器等几种较为常见的电路结构形式。 上页 下页 返回
C C' G1 G3 TG1 TG3 D C C' G2 G4 C C' C' TG2 TG4 C C' C 1. 用两个电平触发D触发器组成的边沿触发器 上页 下页 返回
CMOS边沿触发D触发器的特性表 输入信号是以单端 D给出的, 所以这种触发器叫做 D触发器。 上页 下页 返回
SD C C' G1 G3 TG3 TG1 D C' C C G2 C' C' G4 C TG2 TG4 C' C RD 带异步置位、复位端的CMOS边沿触发D触发器 异步置位端 异步复位端 上页 下页 返回
G5 S' ③ ① G1 S G3 Q G2 G4 R ④ ② R' G6 维持阻塞结构边沿触发SR触发器 2.维持阻塞触发器 置0阻塞线 置1维持线 置0维持线 置1阻塞线 上页 下页 返回
G5 ③ ① G1 G3 S Q G2 G4 R ② D 1D G6 D CLK 维持阻塞结构D触发器 置0阻塞线 置1维持线 置0维持线 置1阻塞线 上页 下页 返回
1D S G5 C1 R G1 G3 S & 1D S G4 G2 C1 R R G6 逻辑图形符号 电路结构 带异步置位、复位端和多输入端的维持阻塞D触发器 上页 下页 返回
G2 G1 G3 G7 M N G8 G5 G4 G6 3. 利用门电路传输延迟时间的边沿触发器 SR锁存器 输入 控制门 输入控制门G7、G8的传输延迟时间大于SR锁存器的翻转时间。 上页 下页 返回
利用门电路传输延迟时间的边沿触发器的特性表利用门电路传输延迟时间的边沿触发器的特性表 上页 下页 返回
[例5.4.1] 在维持阻塞结构边沿触发D触发器电路中,若D端和CLK的电压波形如图所示,试画出Q端的电压波形。假定触发器的初始状态为Q=0。 CLK O t D O t Q O t Q' O t 上页 下页 返回
二、 边沿触发方式的动作特点 触发器的次态仅取决于时钟信号的上升沿(也称为正边沿)或下降沿(也称为负边沿)到达时输入的逻辑状态, 而在这以前或以后,输入信号的变化对触发器输出的状态没有影响。 这一特点有效地提高了触发器的抗干扰能力,因而也提高了工作可靠性。 上页 下页 返回