270 likes | 436 Views
Восьмиразрядный сегментный цифро-аналоговый преобразователь с повышенной скоростью преобразования. М.С. Енученко, Д.В. Морозов, М.М. Пилипко. Варианты построения ЦАП. Бинарная архитектура. Унарная архитектура. Цель и задачи.
E N D
Восьмиразрядный сегментный цифро-аналоговый преобразователь с повышенной скоростью преобразования М.С. Енученко, Д.В. Морозов, М.М. Пилипко
Варианты построения ЦАП Бинарная архитектура Унарная архитектура
Цель и задачи • Цель: разработка восьмиразрядного параллельного цифро-аналогового преобразователя с повышенной скоростью преобразования. • Задачи: • Разработка и моделирование ЦАП; • Разработка кристалла микросхемы ЦАП; • Экспериментальное исследование образцов микросхемы.
Структура сегментного восьмиразрядного ЦАП
4-х разрядный термометрический дешифратор с параллельным формированием выходных функций
Блоки термометрического дешифратора Блок А Блок Б
Топология 4-х разрядного термометрического дешифратора Блок А Блок Б
Микрофотография кристалла микросхемы
График дифференциальной нелинейности
График интегральной нелинейности
Заключение При разработке параллельных ЦАП целесообразно использование сегментной архитектуры. В качестве примера разработан параллельный 8-ми разрядный сегментный ЦАП на источниках тока: 4 старших разряда - унарный сегмент, 4 младших – бинарный. Изготовлены тестовые кристаллы микросхемы. Проведены измерения разработанного ЦАП. Получены следующие характеристики: DNL – 0,47МЗР; INL – 1 МЗР; скорость преобразования 1000 Мотсчётов/с. По сравнению с известными реализациями достигнуто увеличение быстродействия в 2 раза и уменьшение площади в 2,5 раза.