1 / 5

Tarjeta de Protección CPLD 9572XL-VQ64

Tarjeta de Protección CPLD 9572XL-VQ64. Fundamentos de Sistemas Digitales. Diagrama Físico. El CPLD cuenta con una tarjeta de protección que consiste en colocar buffers entre circuitos externos y el dispositivo. En este caso si ocurre algún cortocircuito el daño estará aislado del CPLD.

geordi
Download Presentation

Tarjeta de Protección CPLD 9572XL-VQ64

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Tarjeta de Protección CPLD 9572XL-VQ64 Fundamentos de Sistemas Digitales

  2. Diagrama Físico • El CPLD cuenta con una tarjeta de protección que consiste en colocar buffers entre circuitos externos y el dispositivo. En este caso si ocurre algún cortocircuito el daño estará aislado del CPLD. • Existen 5 buffers distribuidos de la siguiente manera: • Buffer 1: Entradas fijas. (8 pines). • Buffer 2: Salidas fijas. (8 pines). • Buffer 3: Salidas fijas (3 pines). • Buffer 4: Bidireccional (8 pines programables). • Buffer 5: Bidireccional (8 pines programables). • Siendo esto así, se puede configurar la tarjeta de una de estas tres formas: • 16 Entradas y 19 Salidas • 8 Entradas y 27 Salidas. • 24 Entradas y 11 Salidas • A continuación se muestra el diagrama de la tarjeta.

  3. Diagrama Físico Buffer 2 Buffer 1 Buffer 3 Conector de la fuente. Jumper (4) de configuración para Buffers Buffers de Protección Conectores hacia los circuitos. Buffer 4 Buffer 5 El nombre de cada pin corresponde al pin del CPLD directamente.

  4. Entradas/Salidas Jumper habilitación del Buffer 4 Jumper de selección Entrada o Salida de los pines resaltados Jumper de selección Entrada o Salida de los pines resaltados Jumper habilitación del Buffer 5 Buffer 4 Buffer 5 Entradas Fijas Pines programables Salidas Fijas Los pines programables se configuran colocando 2 jumpers; uno para especificar si serán entradas o salidas y otro para habilitar el Buffer. A continuación se muestra cómo.

  5. Ejemplo Configuración Para habilitar el Buffer se pone el jumper en la parte superior. Para configurar los pines como entradas se pone el jumper en la parte superior. Para configurar los pines como salidas se pone el jumper en la parte inferior. Para habilitar el Buffer se pone el jumper en la parte superior. • Con la configuración establecida se tendrían 16 Entradas y 19 Salidas: • Entradas: P17, P18, P19, P20, P22, P23, P24, P25, P39, P40, P42, P43, P44, P45, P46, P47 • Salidas: P48, P49, P50, P51, P52, P56, P57, P58, P16, P13, P12, P11, P10, P9, P8, P7, P60, P59, P6

More Related