1 / 7

Formation en alternance

Formation en alternance. Crolles Isere-France. Flot de conception numérique pour le test des mémoires embarquées dans les circuits. Domaine d’activité. Conception de circuits intégrés numériques En relation avec les équipes de: Bibliothèques de cellules standards et mémoires

curt
Download Presentation

Formation en alternance

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Formation en alternance Crolles Isere-France

  2. Flot de conception numérique pour le test des mémoires embarquées dans les circuits

  3. Domaine d’activité • Conception de circuits intégrés numériques • En relation avec les équipes de: • Bibliothèques de cellules standards et mémoires • Conception de sous-systèmes lies aux mémoires • Développement de flot de conception numérique (vérification de code, synthèse logique, test, low-power, simulation, etc.) N° 83575

  4. Environnement • STMicroelectronics à Crolles dans l’organisation Central CAD & Design Solutions • Equipe R&D, multiculturelle • Multi sites : Crolles – Inde • En contact avec les équipes de conception basées sur d’autres sites (Grenoble, Italie, Maroc, Tunisie, USA et Inde) • Equipe « sous-systèmes de Test de mémoire » : • Conception • de systèmes compétitifs de test, diagnostic et réparation de mémoires • d’autres sous-système apportant une valeur ajoutées aux bibliothèques de base (interface de bus, correction d’erreur non permanente, etc. ) • Automatisation • de l’insertion des solutions de tests dans le flot de conception numérique • de l’exploitation des résultats en lien avec les testeurs de circuit

  5. Exemple de sous-systèmes lies aux mémoires ATE MEMORY Q Addr ECC, FIFO CTRL, Extenseur de Memory, Bus Interface etc D Data Q Csn LOGIC LOGIC Wen D WRAPPER BIST Memory Test & Repair components REPAIR TAP

  6. Mission • Validation des nos différentes solutionsde sous-systèmes de mémoires dans le flot complet de conception logique: • Environnement de Simulation, Synthèse et de Test • Outil d’insertion de sous-systèmes de tests • Contraintes du Flot Low-power • Nouvelles techniques d’assemblage de composants • Etc. • Benchmark des solutions avec la compétition • Contribuer au support des outils et méthodes auprès des utilisateurs

  7. Connaissances acquises lors de cette formation • Flot de conception numérique en 65nm/45nm/32nm utiliséà STMicroelectronics: • Compréhension des compromis surface, timing, consommation • Codage RTL (VHDL et Verilog) • Simulation numérique • Preuve formelle • Synthèse logique • Testabilité • Outils de CAO (Conception Assistée par Ordinateur) venant de différents fournisseurs de logiciels • Spécification des besoins • Utilisation • Esprit critique

More Related