90 likes | 204 Views
第三节 电平触发的触发器. 电路结构与工作原理. 电平触发方式的动作特点. 总目录. 推出. 下页. 电路结构. 图形符号. 一、电路结构与工作原理. CLK = 0 时,门 G 3 、 G 4 截止,触发器保持原状态不变。 CLK = 1 时,与 SR 锁存器工作原理相同。. 上页. 下页. 返回. 同步 RS 触发器的特性表. 00110011. 00001111. 0101010101. 010111001*1*. 0011111111. 电路结构. * CLK 回到低电平后状态不定. CLK = 1 时与 SR
E N D
第三节 电平触发的触发器 • 电路结构与工作原理 • 电平触发方式的动作特点 总目录 推出 下页
电路结构 图形符号 一、电路结构与工作原理 CLK = 0时,门G3、G4截止,触发器保持原状态不变。 CLK = 1时,与SR锁存器工作原理相同。 上页 下页 返回
同步RS触发器的特性表 00110011 00001111 0101010101 010111001*1* 0011111111 电路结构 *CLK回到低电平后状态不定 CLK = 1时与SR 锁存器的特性表相同 上页 下页 返回
电路结构 图形符号 在某些应用场合,有时需要在有效电平到达之前预先将触发器置成指定的状态, 为此,在实用的电路上往往还设置有异步置1输入端和异步置0输入端。 异步置位端 异步复位端 应当在CLK=0的状态下进行置位或复位 上页 下页 返回
二、电平触发方式的动作特点 只有当CLK变为有效电平时,触发器才能接受输入信号,并按照输入信号将触发器的输出置成相应的状态。 在CLK=1的全部时间里S和R的变化都将引起触发器输出端状态的变化。 如果CLK=1期间内输入信号多次发生变化, 则触发器的状态也会发生多次翻转, 这降低了电路的抗干扰能力。 上页 下页 返回
[例5.2.1]已知电平触发SR触发器的输入波形如图所示,画出 Q和Q′端的电压波形。假定触发器的初始状态为Q=0。 下页 返回 上页
D型锁存器的特性表 0 0 1 1 1 1 × × 0 0 1 1 0 1 0 1 0 1 0 1 0 0 1 1 D型锁存器 数据输入端 控制端 当CLK = 1时输出端状态随输入端的状态而改变。 当CLK = 0时输出状态保持不变。 上页 下页 返回
TG1 TG2 利用CMOS传输门组成的电平触发D触发器 在CMOS电路中,经常利用CMOS传输门组成电平触发D触发器。 因为在CLK的有效电平期间输出状态始终跟随输入状态变化,输出与输入的状态相同,所以又将这个电路称为“透明的D型锁存器”。 上页 下页 返回
[例5.2.2]若用CMOS传输门组成的电平触发D触发器的CLK和输入端D的电压波形如右图中所给出,画出Q和Q'端的电压波形。假定触发器的初始状态为Q=0[例5.2.2]若用CMOS传输门组成的电平触发D触发器的CLK和输入端D的电压波形如右图中所给出,画出Q和Q'端的电压波形。假定触发器的初始状态为Q=0 上页 返回