1 / 16

CRCC Centre national de Ressources en CAO du CNFM

CRCC Centre national de Ressources en CAO du CNFM.

rowa
Download Presentation

CRCC Centre national de Ressources en CAO du CNFM

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. CRCCCentre national de Ressources en CAO du CNFM Les pôles du CNFM disposent des mêmes outilsindustriels de conception de circuits intégrés. Ces outils sont mis à disposition par le Centre national de Ressources en CAO du CNFM, placé sous la responsabilité du pôle de Montpellier (PCM). Le CRCC assure l'interface entre les fournisseurs et les pôles du CNFM. Il recense les besoins, évalue les outils disponibles, propose des choix, passe des accords avec les fournisseurs, diffuse logiciels de CAO et matériels de prototypage, apporte une aide à l'utilisation, organise la formation des formateurs... Compte tenu des efforts financiers consentis par les fournisseurs, l’usage de ces outils est réservé à l’enseignement et à la recherche académique. Contact : Guy CATHEBRAS cathebras@lirmm.fr

  2. Ressources disponibles • Altera : cartes et logiciels CAO FPGA • Anadigm : carte prototypage analogique • Cadence : logiciels CAO ASIC/PCB • Eldo : simulation analogique et mixte • Memscap : logiciels CAO microsystèmes • Mentor : logiciels CAO ASIC/PCB/FPGA • Silvaco : logiciels TCAD • Sonics : logiciels CAO « SOCs » • Xilinx : logiciels CAO FPGA (cartes bientôt)

  3. EXCALIBUR/NIOS Comprend le logiciel Quartus II et une carte. La carte C/NIOS comporte :un circuit 20K200, 2 afficheurs 7 segments,un afficheur LCD, un emplacement mémoire, etc. Prévu pour expérimenter l’implantation de IP (Nios) et le développement de projet de taille moyenne plus. Prix : 610 € HT le système complet 460 € HT la carte seule Interface ethernet/NIOS Comprend :une carte qui se connecte sur le NIOS,un livre sur les piles Ethernet et les drivers Permet l’interconnexion du processeur NIOS sur Internet (il faut acheter la carte NIOS ou Excalibur/NIOS) Prix : 230 € HT NIOS/Linux Comprend :une carte Ethernet, une carte mémoire, une carte temps réel et le logiciel Linux pour NIOS Permet d’implanter rapidement un OS Linux sur la carte C/NIOS. Prix : 1 200 € HT

  4. UP-DLP ou UP2 Ce kit est composé d’une carte électronique et du logiciel Max+Plus II. La carte comprend 2 circuits (10K70 et 7128), 2 afficheurs 7 segments, des interrupteurs, un interface VGA, PS2, … Totalement adapté pour l’enseignement (VHDL, logique). Permet le développement de petit à moyen projet. Le logiciel peut être dupliqué et même distribué aux étudiants Prix : 185 € HT DSP development Kit Comprend une carte DSP avec un circuit Apex (20K200 dans la version starter et 20K1500 dans la version professionnel), un générateur de DSP, Quartus, et des exemples d’évaluation. Permet le développement de fonction DSP sur carte FPGA à l’aide de Simulink. Existe en 2 versions. Prix : 840 € HT le kit découverte3050 € HT le kit professionnel

  5. EXCALIBUR/ARM Kit de développement contenant un processeur ARM intégré dans un FPGA EPXA10 (équivalent à 20K1500). Carte permettant l’implantation de projets de grande envergure.Permet l’interconnexion directe entre de la logique décrite et un processeur ARM. Prix : 6 000 € HT NIOS/ARM Kit equivalent à Excalibur/NIOS mais avec un circuit incluant un processeur ARM sur silicium Permet une approche (projet de moyenne taille) de l’interconnexion entre logique et processeur ARM Prix : 550 € HT Contact : Pascal LEPINAY lepinay@lirmm.fr

  6. système de prototypage analogique ANADIGM AN10DS40 qui comprend : - une carte électronique intégrant un composant analogiquereprogrammableFPAA - un logiciel de configuration et deprogrammation des FPAA - des bibliothèques de fonctions prêtes à être téléchargées sur le FPAA Prix du système AN10DS40 : 300 € TTC Contact : Thierry GIL gil@lirmm.fr

  7. System-levelDesign Emulation andAcceleration FunctionalVerification Analog, RF andMixed-Signal Design Synthesis/Place-and-Route Custom ICLayout Physical Verificationand Analysis IC Packaging PCB Design Nombre de licences illimité Participation aux frais : nous contacter Contact : Guy CATHEBRAS cathebras@lirmm.fr

  8. MEMSCAPThe Power of a Small World MEMS Xplorer™ is a unified MEMS design environment developed by MEMS designers for MEMS designers. Deployed with your EDA tool flow, it provides a customizable, easy-to-use platform that permits targeting of specific process technologies. With MEMS Xplorer you can move seamlessly from schematic capture all the way to mask, to help you get your MEMS-based products to market rapidly and reliably. MEMS Pro™ is engineered by MEMS designers for non-specialists and MEMS specialists alike, providing a unified MEMS and IC design environment. It includes certain software elements licensed from Tanner Research. MEMS Pro is a customizable, easy-to-use platform that permits targeting of specific process technologies. With MEMS Pro you can move seamlessly from schematic capture all the way to mask to get your MEMS-based products to market rapidly and reliably.

  9. MEMSCAPThe Power of a Small World Design ContestMEMSCAP / CRCCPolyMUMPs PolyMUMPs (Multi-User MEMS Processes) offers users a three-layer polysilicon micromachining process in a multi-user environment. PolyMUMPs is an extremely flexible process allowing for many types of users and design ideas. The process consists of a non-patternable nitride isolation layer, a polysilicon ground (plane) layer, two structural polysilicon layers, two oxide release layers, and one metal layer for electrical connection and reflectivity enhancement. PolyMUMPs users may reserve die locations, download process information and design rules and view data from prior PolyMUMPs runs directly from the internet • Benefits • Speed up the MEMS product design cycle. • Save money on prototyping service through multi-user processes. • Begin analysis of your prototype sooner. • Save time by using library of existing design elements. • Easy web-based die reservation system. • Easy-to-use design tool suite offers full • schematic-to-mask capability. What is it? MUMPStart™ is an all-in-one MEMS design kit which includes a 3-month MEMS Pro™ license plus one die location on the PolyMUMPs run of the user’s choice (based on space availability). The CaMEL (consolidated micro-electromechanical element library) is also included with MEMS Pro Participation aux frais : nous consulter Contact : Pascal NOUET nouet@lirmm.fr

  10. Nouveauté 2002-2003 25 licences par site Participation aux frais : nous consulter Contact : Guy CATHEBRAS cathebras@lirmm.fr

  11. ATHENA ATHENA is a versatile, modular and extensible solution for one and two dimensional process simulation. ATLAS ATLASis a versatile, modular and extensible solution for one, two and three dimensional device simulation.

  12. Accès à l’ensemble des outils de CAO technologique de Silvaco Nombre de licences illimité Participation aux frais : nous consulter Contact : Pascal NOUET nouet@lirmm.fr

  13. Outils de CAO + IP (bus) • Interconnexion d’IPs • Simulation et analyse des performances du bus • Protocole « paquets » OCP • Bus synthétisable (micro réseau) • 5 licences par site • Participation aux fraisnous consulter Contact : Lionel TORRES torres@lirmm.fr

  14. ISE FOUNDATION Pour PC (Windows) et Workstation (SUN, HP) Flot de conception complet pour toutes les familles de FPGAs et CPLDs Xilinx, incluant les nouvelles familles : VIRTEX II, VITEX II PRO, SPARTAN II E, COOLRUNNER II Composition Design Entry tools Schematique HDL (VHDL, VERILOG) IP cores et IP builder Synthese XST (Xilinx Synthesis Tool)Accepte des Netlists Mentor graphics, Synopsys, Synplicity, etc. Implementation translate & map Placement Routage Verification: Fonctionelle, Gate level, Timing Editeur de Layout Telechargement • ISE ALLIANCE • Pour PC (Windows) et Workstation (SUN, HP) • Composition • Implementation • translate & map • Placement Routage • Verification: Fonctionelle, Gate level, Timing Prix : Gratuit TTC

  15. Exemples de cartesbientôt disponibles Contacts : Jean-Marie DANDONNEAU dandonneau@isim.univ-montp2.fr Jayant TAMBY tamby@isim.univ-montp2.fr

More Related