1 / 37

ALTERA Stratix II

ALTERA Stratix II. 15600 – 179400 ekvivalent LE nové adaptivní logické bloky ALM až 9383 Kbitů RAM tři bloky RAM pamětí rychlé DSP bloky až 12 PLL (4+8 rychlých) až 16 globálních hodin a 24 zdrojů podpora rychlých externích pamětí RAM podpora mnoha rychlých IO standardů. Přehled.

missy
Download Presentation

ALTERA Stratix II

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. ALTERAStratix II • 15600 – 179400 ekvivalent LE • nové adaptivní logické bloky ALM • až 9383 Kbitů RAM • tři bloky RAM pamětí • rychlé DSP bloky • až 12 PLL (4+8 rychlých) • až 16 globálních hodin a 24 zdrojů • podpora rychlých externích pamětí RAM • podpora mnoha rychlých IO standardů

  2. Přehled

  3. Funkční popis • řádkové a sloupcové propojení mezi LAB, paměťovými bloky a DSP • každý LAB (logic aray block) se skládá z 8 ALM (adaptive logic module) , bloky jsou v řádcích a sloupcích • M512 (576b) dual port paměti ve sloupcích mezi LAB • M4K dual port paměť se 4kbity (4608b), bloky mezi určitými LABs • M-RAM 512Kb dual port paměť uvnitř log. pole • DSP bloky až 36x36b ve dvou sloupcích • I/O piny ovládané IOE (IO element) umístěné na koncích řádků a sloupců, vysokorychlostní sériové rozhraní

  4. Blokový diagram

  5. Přehled

  6. Struktura a propojení LAB

  7. LAB • každý LAB obsahuje 8 ALM, kontrolní signály, lokální spojení, LUT (look up table) (logická funkce) a registry • přímé spojení lze provést v rámci LAB nebo se sousedními LAB, M512 RAM, M4K RAM nebo DSP

  8. Přímé spojení

  9. Přehled řídících signálů

  10. ALM adaptive logic module • obsahuje LUT (log. funkce) s až 8 vstupy , která může být rozdělena na dvě ALUT a realizovat kombinace dvou funkcí • 2 programovatelné registry (D,T,JK,SR), řetězec carry • podporuje dynamické přičítání a odčítání bitů • všechny typy propojení:lokální, řádkové, sloupcové, řetězení LUT, řetězení registrů a přímé propojení

  11. ALM adaptive logic module

  12. ALM adaptive logic module

  13. ALM normální mód vhodný pro realizaci logických a kombinačních funkcí

  14. ALM extended mód vhodný pro realizaci specifických 7 vstupových funkcí

  15. ALM aritmetický mód vhodný pro realizaci sčítaček, čítačů, komparátorů ... užívá dvě sady dvou čtyřvstupových LUT a dvě sčítačky

  16. ALM sdílený aritmetický mód umožňuje realizaci třívstupového součtu užívá 4 čtyřvstupové LUT a dvě sčítačky

  17. R4 a R24 interconnect horizontální spojení přes 4(R4) nebo až 24(R24) sloupců

  18. C4 a C16 interconnect vertikální spojení přes 4(C4) nebo až 16(C16)řádků

  19. Paměť M512 RAM • bloky 576 bitů RAM (s paritou) • může být konfigurována v několika módech: dual/single port RAM, FIFO, ROM a shift registr • může mít různé hodinové/datové vstupy a výstupy • propojení – lokální, přímé, R4, C4

  20. Paměť M512 RAM

  21. Paměť M4K RAM • bloky 4608 bitů RAM (s paritou) • může být konfigurována v několika módech: dual/single port RAM, FIFO, ROM a shift registr • může mít různé hodinové/datové vstupy a výstupy • propojení – lokální, přímé, R4, C4

  22. Paměť M4K RAM

  23. Paměť M-RAM • 589824 bitů RAM (s paritou) • může být konfigurována v několika módech: dual/single port RAM a FIFO • může mít různé hodinové/datové vstupy a výstupy • propojení – přímé, R4, R24, C4

  24. Paměť M-RAM umístění bloků M-RAM se liší podle typu součástky

  25. Bloky DSP • lze užít na FIR/IIR filtry, FFT, DCT, ... • speciální operace – násobení a součet nebo akumulace a pod. • nastavitelná násobička jako osm 9x9bitů, čtyři 18x18 bitů nebo jedna 36x36 bitů • operace s nebo bez znaménka • uspořádání ve sloupcích • vstupní a výstupní registry • propojení – přímé, R4, C4

  26. Bloky DSP

  27. Bloky DSP

  28. Hodiny • až 16 vstupních pinů pro hodiny • až 16 globálních hodin, 32 regionálních • hodiny lze zavést do všech bloků LE, IOE, RAM, DSP • různé módy regionálních hodin • programovatelné a rychlé PLL

  29. Hodiny

  30. I/O vlastnosti • vyhovuje 3,3V 64bit 133MHz PCI- X • JTAG(Joint Test Action Group) a BST(boundary-scan test) podpora • třístavové budiče • nastavení rychlosti přeběhu • programovatelný pull up rezistor • programovatelné zpoždění • nastavitelný výstup jako otevřený kolektor • nastavení výstupního napětí a proudu (3,3V, 2,5V, 1,8V, 2-24mA podle IO standardu) • 1,5 – 3,3V tolerantní vstupy • DDR (double data rate) registry • podporuje rychlé diferenciální I/O až 1Gbps

  31. I/O propojení

  32. I/O propojení

  33. I/O struktura

  34. IO podporované standardy

  35. Stratix II GX • postaven na podobné architektuře jako Stratix II • obsahuje 4 až 20 kanálů vysokorychlostních transceiverů až 6,375 Gbps • kompatibilní s PCI expres, Gigabit Ethernet, SDI, ... • 8 – 40 bitů délka slova • nastavení zakončovacích odporů • programovatelné výstupní napětí

  36. Přehled

  37. Blokové schéma transceiveru

More Related