1 / 9

RETI SEQUENZIALI

RETI SEQUENZIALI. Una rete viene detta “sequenziale”, quando i valori delle uscite dipendono non solo dagli ingressi nello stesso istante, ma anche dai valori degli ingressi negli stati precedenti; un esempio di rete sequenziale sono i Latch ed i Flip – Flop. Il Latch.

Download Presentation

RETI SEQUENZIALI

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. RETI SEQUENZIALI Una rete viene detta “sequenziale”, quando i valori delle uscite dipendono non solo dagli ingressi nello stesso istante, ma anche dai valori degli ingressi negli stati precedenti; un esempio di rete sequenziale sono i Latch ed i Flip – Flop.

  2. Il Latch Si definisce latch un circuito o rete sequenziale che possiede memoria, in grado di conservare nel tempo un informazione. Il latch si differenzia dal Flip-Flop perché privo di clock (temporizzatore).

  3. Il Flip – Flop Si definisce Flip-Flop anch’esso elemento di memoria, formato da uno o più latch, dotato di un ingresso di temporizzazione a cui viene assegnato un impulso detto “clock”. Essi sono classificati in tipi.

  4. Classificazione dei FLIP-FLOP • FLIP-FLOP SR • FLIP-FLOP JK • FLIP-FLOP D • FLIP-FLOP T Clicca qui per uscire

  5. FLIP FLOP T • Il Flip-Flop di tipo T ha una struttura piuttosto semplice infatti, allo stato 0 si avrà “Qn” cioè un mantenimento in memoria della configurazione, mentre nello stato 1 si considera uno stato di Qn quindi rispetto alla precedente configurazione avremo l’opposto. • Il Flip – Flop di tipo T equivale ad un divisore di frequenza per due . INDIETRO

  6. FLIP-FLOP S-R Il Flip-flop di tipo S-R come possiamo notare dalla tabella a fianco, regge tre stati principali che sono : SET-RESET-MEMORIA; lo stato di set ci consente di memorizzare, lo stato di reset di cancellare mentre quello di memoria ci da la possibilità di mantenere i nostri dati appunto in memoria. Importante ricordare che l’ultimo stato non è valido perché le uscite risultano entrambe uguali STATO DI MEMORIA STATO DI RESET STATO DI SET N.V. INDIETRO

  7. FLIP-FLOP JK Il Flip-Flop di tipo J-K è simile a quello di tipo S-R, ma si differenzia da quest’ultimo perché nello stato 1 1 di J-K si verificherà uno stato di negazione, a differenza dell’S-R non si potrà mai verificare una configurazione dove entrambe le uscite saranno uguali, ma ognuna l’opposto dell’altra. STATO DI MEMORIA STATO DI RESET STATO DI SET STATO DI NEGAZIONE INDIETRO

  8. FLIP-FLOP D • Il Flip-Flop di tipo D ha una struttura piuttosto semplice, qualunque sia il suo ingresso vinene riportato lo stesso in uscita, con un certo ritardo. INDIETRO

  9. Questa presentazione è stata realizzata da: RUVIO FABIO

More Related