1 / 13

Mikroelektronikai tervezés

Mikroelektronikai tervezés. VLSI labor. NyÁK BOÁK vagy PCB ASIC. IC megvalósítási lehetőségek. Katalógus IC + NyÁK P, C ROM, PROM, PLA, stb gate array (standard) cellás IC full custom. univerzális. sűrű. Gate-array áramkörök 1. Alapelem szerint:. elemmátrix kapumátrix

mardi
Download Presentation

Mikroelektronikai tervezés

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Mikroelektronikai tervezés VLSI labor

  2. NyÁKBOÁKvagyPCB ASIC

  3. IC megvalósítási lehetőségek • Katalógus IC + NyÁK • P, C • ROM, PROM, PLA, stb • gate array • (standard) cellás IC • full custom

  4. univerzális sűrű Gate-array áramkörök 1 Alapelem szerint: • elemmátrix • kapumátrix • funkciómátrix • dedikált GA ( ák. család) • (full custom)

  5. lineáris valódi lineáris logikai “digi-lin” Gate-array áramkörök 2

  6. lineáris valódi lineáris tranzisztor-készlet: kisáramú kisáramú pár nagyáramú NPN - PNP JFET Gate-array áramkörök 3 ellenállás-készlet: = bújtatás

  7. lineáris valódi lineáris áramkör-készlet: áramgenerátor diff. erősítő végfok Gate-array áramkörök 4 tranzisztorok száma < 1000

  8. olcsó sűrű Gate-array áramkörök 5 Programozó réteg szerint: • fém • fém + kontaktus • fém + kont. + diff. • (full custom)

  9. IC megvalósítási lehetőségek • Katalógus IC + NyÁK • P, C • ROM, PROM, PLA, stb • gate array • (standard) cellás IC • full custom semi- custom custom

  10. PROM ROM FPLA PLA PAL HAL FPGA gate array FPLS fogyasztógyártó programoz könyvtári cellás áramkörök előtervezett áramkörök előregyártott áramkörök egyedi terve- zésű áram- körök

  11. méret, súly, teljesítmény felvételmegbízhatóság, sebesség

  12. Back End Flow Behavioral Level Design IO Pad Placement Logic Design and Simulation Power/Ground Stripes, Rings Routing Logic Synthesis Logic Partitioning Die Planning Global Placement Detail Placement Simulation Floorplanning Clock Tree Synthesis and Routing Design Verification Timing Verification Extraction and Delay Calc. Timing Verification Global Routing Test Generation LVS DRC ERC Detail Routing Front End Flow Front End Back End

More Related