Ele6306 test de syst mes lectroniques projet de cours bist pour can avec interface minimal
This presentation is the property of its rightful owner.
Sponsored Links
1 / 9

ELE6306 : Test de systèmes électroniques Projet de cours BIST pour CAN avec interface minimal PowerPoint PPT Presentation


  • 78 Views
  • Uploaded on
  • Presentation posted in: General

ELE6306 : Test de systèmes électroniques Projet de cours BIST pour CAN avec interface minimal. Marc-Antoine Fortin et Philippe Levesque Professeur : A. Khouas Département de génie électrique École Polytechnique de Montréal. Plan. Description du UUT Paramètres d’un CAN Architecture du BIST

Download Presentation

ELE6306 : Test de systèmes électroniques Projet de cours BIST pour CAN avec interface minimal

An Image/Link below is provided (as is) to download presentation

Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author.While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server.


- - - - - - - - - - - - - - - - - - - - - - - - - - E N D - - - - - - - - - - - - - - - - - - - - - - - - - -

Presentation Transcript


Ele6306 test de syst mes lectroniques projet de cours bist pour can avec interface minimal

ELE6306 : Test de systèmes électroniquesProjet de coursBIST pour CAN avec interface minimal

Marc-Antoine Fortin et Philippe Levesque

Professeur : A. Khouas

Département de génie électrique

École Polytechnique de Montréal


Ele6306 test de syst mes lectroniques projet de cours bist pour can avec interface minimal

Plan

  • Description du UUT

  • Paramètres d’un CAN

  • Architecture du BIST

  • Diagramme d’état de la MSA

  • Méthodologie

  • Résultats


Description du uut

Description du UUT

Compteur 8 bits adersssant un CNA 8 bits opérant sur la plage 0-0.9 V


Param tres d un cna

Paramètres d’un CNA

Monotonie, Erreur de décalage, Erreur de gain, Erreurs de non-linéarité différentielle et intégrale


Architecture du bist

Architecture du BIST


Diagramme d tat de la msa

Diagramme d’état de la MSA


M thodologie

Méthodologie

  • Revue de la littérature

  • Simulation VHDL

    • Modélisation des erreurs

    • Modélisation des parties analogiques

  • Estimation de la surface


R sultats

Résultats

  • Surface plus que doublée

  • 2 plots additionnels

  • Aucun équipement de test externe

  • Modes

    • Diagnostique

    • Test

  • Optimisations possibles

    • Multivibrateur monostable non redéclenchable

    • Intégrateur en parallèle

    • Combiner DNLi avec INLi


Questions

Questions


  • Login