Digit lis h l zatok digit lis egys gek strukt r lis fel p t se cmos alkalmaz stechnika
Download
1 / 44

Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika - PowerPoint PPT Presentation


  • 165 Views
  • Uploaded on

Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika. Somogyi Miklós. Kombinációs hálózatok tervezése. A logikai értékek és műveletek. Két-értékes rendszerek: Állítások: IGAZ, HAMIS Bináris számrendszer: 1, 0 Kapcsolók:

loader
I am the owner, or an agent authorized to act on behalf of the owner, of the copyrighted work described.
capcha
Download Presentation

PowerPoint Slideshow about ' Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika' - edward


An Image/Link below is provided (as is) to download presentation

Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author.While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server.


- - - - - - - - - - - - - - - - - - - - - - - - - - E N D - - - - - - - - - - - - - - - - - - - - - - - - - -
Presentation Transcript
Digit lis h l zatok digit lis egys gek strukt r lis fel p t se cmos alkalmaz stechnika

Digitális hálózatok:Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika

Somogyi Miklós


A logikai rt kek s m veletek

Kombinációs hálózatok tervezése

A logikai értékek és műveletek

Két-értékes rendszerek:

Állítások:

IGAZ, HAMIS

Bináris számrendszer:

1, 0

Kapcsolók:

BEKAPCSOLVA,

MEGSZAKÍTVA



Az sszetett digit lis egys gek csoportjai

Összetett digitális egységek

Az összetett digitális egységek csoportjai


Multiplexerek demultiplexerek

Összetett digitális egységek

Multiplexerek, demultiplexerek



B v t s a bemenetek sz m nak n vel s re

Összetett digitális egységek multiplexerekkel

Bővítés a bemenetek számának növelésére


B v t s s nek k z tti v laszt s c lj b l

Sorrendi hálózatok tervezése multiplexerekkel

Bővítés sínek közötti választás céljából


A multiplexerek fel p t se

Sorrendi hálózatok tervezése multiplexerekkel

A multiplexerek felépítése


A multiplexer mint programozhat logikai h l zat

Összetett digitális egységek multiplexerekkel

A multiplexer, mint programozható logikai hálózat

A EXOR függvény megvalósítása4-1 multiplexerrel


Demultiplexerek

Összetett digitális egységek multiplexerekkel

Demultiplexerek

A demultriplexer, mint dekóder


Multiplexerek s demultiplexerek cmos tviv kapukkal

Összetett digitális egységek multiplexerekkel

Multiplexerek és demultiplexerek CMOS átvivő-kapukkal

CMOS kapcsoló: egy n- és egy p-csatornás MOS tranzisztor párhuzamosan összekapcsolva


Szintvez relt statikus regiszter

Összetett digitális egységek multiplexerekkel

Szintvezérelt, statikus regiszter

A regiszter a G=1 szint fenállásának idején „átlátszó”, azaz d változásai késleltetve ugyan, de kijutnak a kimenetre.


Lvez relt regiszter

Összetett digitális egységek multiplexerekkel

Élvezérelt regiszter

Az átlátszóság a G jel felfutásának idejére szűkül! Igen sok előny származik ebből.


A soros mem ri k alapeleme

Összetett digitális egységek multiplexerekkel

A soros memóriák alapeleme

Ez egy két bemenetről beírható élvezérelt D-MS flip-flop, a bemeneten 2-1 multiplexerrel.


Nyitott p rhuzamosan is bet lthet soros el r s mem ria sor shift regiszter

Összetett digitális egységek multiplexerekkel

Nyitott, párhuzamosan is betölthető soros elérésű memória-sor (SHIFT-regiszter)


Bit szervez s sorosan r t lthet p rhuzamosan is bet lthet soros el r s mem ria

Összetett digitális egységek multiplexerekkel

Bit-szervezésű, sorosan rátölthető, párhuzamosan is betölthető soros elérésű memória


Sszead k az 1 bites sszead

Összetett digitális egységek multiplexerekkel

Összeadók. Az 1-bites összeadó


Soros tvitelk pz s bit vektor sszead

Összetett digitális egységek multiplexerekkel

Soros átvitelképzésű bit-vektor összeadó


P rhuzamos tvitelk pz s bit vektor sszead

Összetett digitális egységek multiplexerekkel

Párhuzamos átvitelképzésű bit-vektor összeadó


A kettes komplemens k d sz m br zol s
A kettes-komplemens kódú számábrázolás multiplexerekkel

A :szám, súlyozott bináris kóddal

KK(A) : a szám kettes komplemense, adott szabály szerint előállítva.

Egy kettes komplemens kódú szám (-1) szerese a szám kettes komplemense

A + KK(A) = 0!

A kettes komplemens kód:

MSB : előjel

(MSB-1) – LSB : számérték

●Ha a szám pozitív , előjele 0, a számérték pedig a szám binárisan súlyozott abszolút értéke

● Ha a szám negatív, előjele 1, és az abszolút érték a kettes komplemens, előállításával határozható meg


Kettes komplemens k pz egys gek

Összetett digitális egységek multiplexerekkel

Kettes-komplemens-képző egységek


Abszol t rt k k pz kivon s mikroprocesszorokban

Összetett digitális egységek multiplexerekkel

Abszolút-érték képző. Kivonás mikroprocesszorokban


Szorz k 4 bites array szorz

Összetett digitális egységek multiplexerekkel

Szorzók. 4-bites array-szorzó


8 bites szorz 4 bites egys gekb l

Összetett digitális egységek multiplexerekkel

8-bites szorzó 4-bites egységekből


Szinkron sz ml l k

Összetett digitális egységek multiplexerekkel

Szinkron számlálók

általános séma mod 16 (4-bites) számláló

Prioritási rend a vezérlők között: R, L, E


Adott modulus sz ml l talak t sa m s modulus v

Összetett digitális egységek multiplexerekkel

Adott modulusú számláló átalakítása más modulusúvá

m’ < m


Sz ml l null t l k l nb z kezd rt k nek be ll t sa

Összetett digitális egységek multiplexerekkel

Számláló nullától különböző kezdő értékének beállítása


Modulo 256 os sz ml l mod 16 sz ml l kb l

Összetett digitális egységek multiplexerekkel

Modulo-256-os számláló mod-16 számlálókból



1 bites kompar tor
1-bites komparátor MEGVALÓSÍTÁSÁRA



Vez rl k a digit lis egys g felbont sa adat s vez rl alegys gre

Összetett digitális egységek MEGVALÓSÍTÁSÁRA

Vezérlők: Adigitális egység felbontása adat- és vezérlő-alegységre


Sz ml l t pus vez rl k

Összetett digitális egységek MEGVALÓSÍTÁSÁRA

Számláló-típusú vezérlők

A struktúra

hazárdmentes

vezérlés


P lda sz ml l t pus vez rl egys g tervez s re

Összetett digitális egységek MEGVALÓSÍTÁSÁRA

Példa számláló típusú vezérlő egység tervezésére

folyamat-ábra állapotgráf és vezérlési akciók


A mosfet strukt r ja a s szimb lumai b c
A MOSFET struktúrája MEGVALÓSÍTÁSÁRA(a) és szimbólumai (b, c )


Mos eszk z k mint kapcsol k az tviv kapu tg
MOS eszközök, mint kapcsolók: MEGVALÓSÍTÁSÁRAaz átvivő kapu (TG)

A TG a modern CMOS technika alapvető eleme, nemcsak digitális áramkörökben, de analóg kapcsolóként is gyakran alkalmazzák. Digitális technikában főleg a CMOS tároló-elemek felépítéséhez használják leginkább.


Du lis g cmos kapuk layout szint zise 1
Duális ágú CMOS kapuk LAYOUT MEGVALÓSÍTÁSÁRAszintézise (1)

AzY = () függvény megvalósítása duális ágakkal


Du lis g cmos kapuk layout szint zise 2
Duális ágú CMOS kapuk LAYOUT szintézise (2) MEGVALÓSÍTÁSÁRA

AzY = ) függvény megvalósítása duális ágakkal


A hc t 7474 d ms flip flop funkci t bl zata
A HC(T)7474 D-MS MEGVALÓSÍTÁSÁRAflip-flop funkciótáblázata


A hc t 173 4 bites t r lhet h rom llapot felfut lre be rhat regiszter kv zi igazs gt bl ja
A MEGVALÓSÍTÁSÁRA HC(T)173 4-bites, törölhető, három-állapotú, felfutó-élre beírható regiszter kvázi-igazságtáblája


Nor s nand flash mem ri k 1
NOR és NAND MEGVALÓSÍTÁSÁRAflashmemóriák (1)


Nor s nand flash mem ri k 2
NOR és NAND MEGVALÓSÍTÁSÁRAflashmemóriák (2)


Nor s nand flash mem ri k 3
NOR és NAND MEGVALÓSÍTÁSÁRAflash memóriák (3)


ad