digit lis h l zatok digit lis egys gek strukt r lis fel p t se cmos alkalmaz stechnika
Download
Skip this Video
Download Presentation
Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika

Loading in 2 Seconds...

play fullscreen
1 / 44

Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika - PowerPoint PPT Presentation


  • 165 Views
  • Uploaded on

Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika. Somogyi Miklós. Kombinációs hálózatok tervezése. A logikai értékek és műveletek. Két-értékes rendszerek: Állítások: IGAZ, HAMIS Bináris számrendszer: 1, 0 Kapcsolók:

loader
I am the owner, or an agent authorized to act on behalf of the owner, of the copyrighted work described.
capcha
Download Presentation

PowerPoint Slideshow about ' Digitális hálózatok: Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika' - edward


An Image/Link below is provided (as is) to download presentation

Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author.While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server.


- - - - - - - - - - - - - - - - - - - - - - - - - - E N D - - - - - - - - - - - - - - - - - - - - - - - - - -
Presentation Transcript
digit lis h l zatok digit lis egys gek strukt r lis fel p t se cmos alkalmaz stechnika

Digitális hálózatok:Digitális egységek struktúrális felépítése, CMOS alkalmazástechnika

Somogyi Miklós

a logikai rt kek s m veletek

Kombinációs hálózatok tervezése

A logikai értékek és műveletek

Két-értékes rendszerek:

Állítások:

IGAZ, HAMIS

Bináris számrendszer:

1, 0

Kapcsolók:

BEKAPCSOLVA,

MEGSZAKÍTVA

demultiplexerek

Összetett digitális egységek

Demultiplexerek

A demultriplexer, mint dekóder

multiplexerek s demultiplexerek cmos tviv kapukkal

Összetett digitális egységek

Multiplexerek és demultiplexerek CMOS átvivő-kapukkal

CMOS kapcsoló: egy n- és egy p-csatornás MOS tranzisztor párhuzamosan összekapcsolva

szintvez relt statikus regiszter

Összetett digitális egységek

Szintvezérelt, statikus regiszter

A regiszter a G=1 szint fenállásának idején „átlátszó”, azaz d változásai késleltetve ugyan, de kijutnak a kimenetre.

lvez relt regiszter

Összetett digitális egységek

Élvezérelt regiszter

Az átlátszóság a G jel felfutásának idejére szűkül! Igen sok előny származik ebből.

a soros mem ri k alapeleme

Összetett digitális egységek

A soros memóriák alapeleme

Ez egy két bemenetről beírható élvezérelt D-MS flip-flop, a bemeneten 2-1 multiplexerrel.

a kettes komplemens k d sz m br zol s
A kettes-komplemens kódú számábrázolás

A :szám, súlyozott bináris kóddal

KK(A) : a szám kettes komplemense, adott szabály szerint előállítva.

Egy kettes komplemens kódú szám (-1) szerese a szám kettes komplemense

A + KK(A) = 0!

A kettes komplemens kód:

MSB : előjel

(MSB-1) – LSB : számérték

●Ha a szám pozitív , előjele 0, a számérték pedig a szám binárisan súlyozott abszolút értéke

● Ha a szám negatív, előjele 1, és az abszolút érték a kettes komplemens, előállításával határozható meg

szinkron sz ml l k

Összetett digitális egységek

Szinkron számlálók

általános séma mod 16 (4-bites) számláló

Prioritási rend a vezérlők között: R, L, E

mos eszk z k mint kapcsol k az tviv kapu tg
MOS eszközök, mint kapcsolók:az átvivő kapu (TG)

A TG a modern CMOS technika alapvető eleme, nemcsak digitális áramkörökben, de analóg kapcsolóként is gyakran alkalmazzák. Digitális technikában főleg a CMOS tároló-elemek felépítéséhez használják leginkább.

du lis g cmos kapuk layout szint zise 1
Duális ágú CMOS kapuk LAYOUT szintézise (1)

AzY = () függvény megvalósítása duális ágakkal

du lis g cmos kapuk layout szint zise 2
Duális ágú CMOS kapuk LAYOUT szintézise (2)

AzY = ) függvény megvalósítása duális ágakkal

a hc t 173 4 bites t r lhet h rom llapot felfut lre be rhat regiszter kv zi igazs gt bl ja
A HC(T)173 4-bites, törölhető, három-állapotú, felfutó-élre beírható regiszter kvázi-igazságtáblája
ad