1 / 25

Analyse temporelle des circuits numériques

Analyse temporelle des circuits numériques. Dispositifs et modèles MOS MASTER ACSI M2 Prof. Habib MEHREZ. Caractérisation électrique. Les différents aspects de la circuiterie Procédé technologique Stade de la modélisation électrique (statique et dynamique) Modélisation logique.

dillian
Download Presentation

Analyse temporelle des circuits numériques

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Analyse temporelle des circuits numériques Dispositifs et modèles MOS MASTER ACSI M2 Prof. Habib MEHREZ

  2. Caractérisation électrique Les différents aspects de la circuiterie • Procédé technologique • Stade de la modélisation électrique (statique et dynamique) • Modélisation logique

  3. Les différents aspects de la circuiterie 1.Procédé technologique -Processus de développement de la technologie -Lois physiques ( physique des semi-conducteurs ) - Procédés chimiques => Modèles et Paramètres techno liés aux - transistors - capacités - résistances

  4. Les différents aspects de la circuiterie 2. Stade de la modélisation électrique (statique et dynamique) Définition de modèles de simulation           - Etude de l'influence de la température           - Incidence des paramètres           - Influence des dimensions des transistors           - Etude de pire cas - vitesse                                          - puissance                                        - complexité => caractérisation d'une bibliothèque de cellules

  5. Les différents aspects de la circuiterie 3. Modélisation logique - Définition de normes (CMOS,TTL, ECL, etc.)      - Sortance , Marges de bruit      - Temps de propagation - Temps de montée et de descente

  6. Les différentes étapes de fabrication Test sous pointes et Tri Fabrication Procédés physiques et chimiques WAFER Test Et fourniture Utilisateur final Test et packaging

  7. Résine Photorésistante P Fenêtre Masque Oxyde SiO2 N N N N N UV Impuretés type P Exemple de photolithographieNotion de Masque

  8. Dispositifs MOS 1. Transistor NMOS à enrichissement L W

  9. Transistor NMOS à enrichissement Caractéristique Symboles

  10. Transistor N-MOS

  11. Dispositifs MOS 2. Transistor NMOS à appauvrissement ou depleté

  12. Dispositifs MOS Caractéristique Symboles

  13. Dispositifs MOS 3. Transistor PMOS à enrichissement

  14. Dispositifs MOS Caractéristique Symboles

  15. Dispositifs MOS 4. Transistor PMOS à appauvrissement ou depleté

  16. Dispositifs MOS Caractéristique Symboles

  17. Dispositifs MOS 5. Structure CMOS

  18. Modèle statique d'un transistor MOS Paramètres et definitions • μn : mobilité des électrons • Cox : capacité d'oxyde mince • Wn : largeur canal N • Ln : longeur canal N • Kn : • μn : μn0/1+ θ(Vgs-VTn) • θ : paramètre déterminant l'effet de champ éléct dans la canal

  19. Modèle statique d'un transistor MOS Paramètre et definitions • VTn : VTn0 + γ (Tension de seuil) • γ : (traduit l’effet du champ) • εsi : permittivité diélectrique de silicium • DBN : concentration des porteurs de charge • Φ : Potentiel d’inversion en surface • DNI: concentration intrinsèque • q : charge élémentaire d'un électron • k : constante de Boltzman • T : température • VSB : tention source - Bulk

  20. Régions de fonctionnement

  21. Régions de fonctionnement • Région de blocage: VGS < VTN => IDS = 0 • Région de saturation: 0 < VGS – VTN < VDS IDS = Kn(VGS – VTN )2(1+λVDS) Kn = λ: paramètre de modulation de la longeur du canal 0.02 < λ < 0.04 • Région ohmique ou linéaire: 0 < VDS < VGS – VTN IDS = Kn VDS[2(VGS – VTN ) – VDS](1+λVDS)

  22. Modèle simplifié d'un transistor NMOS θ = 0 λ = 0 VTN = VTN0 • Région bloqué: VGS < VTN => IDS = 0 • Région saturé: 0 < VGS – VTN < VDS IDS = Kn(VGS – VTN )2 • Région ohmique ou linéaire: 0 < VDS < VGS – VTN IDS = Kn [2(VGS – VTN )VDS – VDS2]

  23. Modèle simplifié d'un transistor PMOS VTP < 0 • Région bloqué: VGS > VTP => IDS = 0 • Région saturé: VDS < VGS – VTP < 0 IDS = – Kp(VGS – VTP )2 • Région ohmique ou linéaire: VGS – VTP < VDS < 0 IDS = – Kp[2(VGS – VTP )VDS – VDS2]

  24. Modèle dynamique du transistor MOS

  25. Modèle de Schichman - HODGES

More Related