1 / 3

MODUL KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER

MODUL KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER. TANGGALREVISI TANGGAL BERLAKU KODE DOKUMEN. : ---- : 09 Maret 2003 :. PERTEMUAN V SOAL QUIZ-1 ORGANISASI DAN ARSITEKTUR KOMPUTER. 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 2 komputer dengan ISA yang sama akan dapat :

chelsi
Download Presentation

MODUL KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. MODUL KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER TANGGALREVISI TANGGAL BERLAKU KODE DOKUMEN : ---- : 09 Maret 2003 : PERTEMUAN V SOAL QUIZ-1 ORGANISASI DAN ARSITEKTUR KOMPUTER 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 2 komputer dengan ISA yang sama akan dapat : …………. adalah unsur memori yang menyimpan digit memori dalam bentuk voltasae rendah atau tinggi. Berdasarkan tabel diatas, maka dapat dilihat bahwa masukkan S tinggi men-set Q ke …,masukan R tinggi me-riset Q ke …. keluaran Q akan terus menerus tetap pada keadaan itu sampai ia disulut ke keadaan sebaliknya. Komputer menggunakan ribuan flip-flop. Untuk mengkoordinasikan kegiatan keseluruhan, sinyal umum yang bernama ……… dikirimkan ke setiap flip-flop. Sinyal ini mencegah flip-flop berubah keadaan sebelum waktunya. Gambarkan flip-flop D,RS,JK Jika Jumlah lama tanggap adalah 38, dan rerata tanggap adalah 9,5, maka prosesor telah mengerjakan proses : Jika saat rampung adalah 21, dan lama tanggap adalah 17, maka saat tiba adalah Jika lama proses adalah 9, dan lama tunggu (waktu sia-sia) adalah 18, maka rasio penalti dari prtoses tersebut adalah : Tentukan kapan saat mulai, saat rampung, lama tanggap, dan rata-rata lama tanggap dari 5 proses dengan saat tiba 0,1,3,7 dan lama proses 4,7,3,8 dengan menggunakan penjadwalan SJF Sebutkan dan jelaskan tiga fungsi dari Sistem Operasi Terdapat sekumpulan proses (A, B, C, D) dengan waktu tiba berturut turut adalah 08:00; 08:10; 08:15; 08:25. Lama proses berturut-turut 40’, 10’, 3’, 8’, tentukan kapan saat mulai, saat rampung, lama tanggap, jumlah lama tanggap, dan rata-rata lama tanggap dari tabel X diatas adalah dengan kategori/strategi penjadwalan SJF dengan Preemptive (shortest Job First dengan Pre-emptive) Tentukan kapan saat mulai, saat rampung, lama tanggap, dan rata-rata lama tanggap dari dengan saat tiba 0,2,4,5 dan lama proses 7,3,5,4 dengan menggunakan penjadwalan SJF dengan preemptive Jelaskan perbedaan a. b. c. multiprogramming dengan multitasking serta berikan contohnya multiprocessing dengan multiprocessor prioritas dan preempsi serta berikan contohnya Edisi: 01 5 Edited By Al-Bahra. L.B, S. Kom, M. Kom http://www.mercubuana.ac.id Rev: 0 Pertemuan ke-9/ 1 -

  2. TRANSPARANSI KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER I TANGGALREVISI TANGGAL BERLAKU KODE DOKUMEN : ---- : 09 Maret 2004 : 18. 19. 20. 21. 22. 23. 24. Beberapa program dapat sekaligus di simpan di dalam main memori dan dikerjakan secara berasama-sama secara bergantian. Teknik ini dikenal dengan istilah : Ada beberapa macam cara pemrosesan yang membutuhkan penjadwalan yang dilakukan oleh Sistem Operasi yaitu : Dalam sistem bilangan biner, semua bilangan dapat direpresentasikan dengan hanya menggunakan bilangan Jika 1011 dikalikan dengan 1101 akan menghasilkan bilangan biner : Jika 1011 dikalikan dengan 10011 akan menghasilkan bilangan biner Bilangan biner dalam soal (1011 dan 10011) diatas adalah identik dengan bilanan desimal : Exponen overflow / underflow dan Significant overflow / underflow adalah masalah-masalah yang dapat timbul akibat : 25. 4 (empat) fase yang terdapat dalam algortima penambahan dan pengurang adalah : Jika 123 * 100 ditambahkan dengan 456 * 10-2 maka hasilnya adalah 26. : 27. SpesifikasiFuturre Bus merupakansalahsatustandar bus yang secarateknis paling kompleks. Standarad tersebut meliputi : 28. 29. 30. 31. 32. 33. 34. Perbedaanpentingantara PCI denganFuturre Bus + adalah : Beberapahal yang benardalamhirarkimemoriadalah : Fungsiatausyaratutamabagimodul I/O dapatdibagimenjadi ; Pada I/O terprogramakanterjadisalahsatuhaldibawahini : Terdapat 4 perintah I/O yang akanditerimamodul I/O ketikamodultersebutdialamatioleh CPU. Perintahtersebutdapatdiklasifikasikansebagai : SIMD dan MIMD tergolongkedalam : Arsitektur multiprocessor jikaditinjaudariorganisasisistemmemorinyadapatdigolongkan menjadi : 35. 36. 37. 38. 39. 40. 41. 42. 43. Multiprocessor yang memiliki Local Memory jugamemiliki Global Memory dandisebutjuga Sebuahsistempenyimpanan yang dimilikiolehmasing-masing processor dinamakan : Seberapabesar Range aplikasi yang dapatditanganiolehsuatuarsitektursistemkomputer dinamakanjuga : Pengukurankualitasarsitekturdapatditinjaudari 6 aspekyaitu : Faktor-faktor yang mempengaruhikeberhasilansebuaharsitekturadalah : Applicability, Malleability, dan Expandability adalahbahagiandari : Komponenkomputer yang bertugasmengolah data danmelaksanakanberbagaiperintah adalah : Komponenkomputer yang berfungsimenyimpaninformasiadalah : Yang bukanmerupakanfungsidarisistemoperasiadalah : Edisi: 01 5 Edited By Al-Bahra. L.B, S. Kom, M. Kom http://www.mercubuana.ac.id Rev: 0 Pertemuan ke-9/ 3 -

  3. TRANSPARANSI KULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER I • Tujuan utama CISC • Kriteria CISC TANGGALREVISI TANGGAL BERLAKU KODE DOKUMEN : ---- : 09 Maret 2004 : 62. 63. 64. Apa yang dimaksud dengan Prosesor superscalar Jelaskan implementasi dari superscalar Jelaskan perbedaan antara CPU dengan Mikroprosesor Edisi: 01 5 Edited By Al-Bahra. L.B, S. Kom, M. Kom http://www.mercubuana.ac.id Rev: 0 Pertemuan ke-9/ 5 -

More Related