1 / 67

集成时序逻辑电路 功能介绍

集成时序逻辑电路 功能介绍. 十进制计数器. 560 690 692. 160 162 40160 40162. 90. 390. 176 196. 290. 490. 4518 14518. 168 668. 190. 192. 568. 4029. 4510 14510. 40192. 4522 14522. 注:对有下画线的型号提供了真值表,其它型号可参照。. 16 15 14 13 12 11 10 9. 1 2 3 4 5 6 7 8. V CC ( V DD )

azuka
Download Presentation

集成时序逻辑电路 功能介绍

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. 集成时序逻辑电路 功能介绍

  2. 十进制计数器 560 690 692 160 162 40160 40162 90 390 176 196 290 490 451814518 168 668 190 192 568 4029 4510 14510 40192 4522 14522 注:对有下画线的型号提供了真值表,其它型号可参照。

  3. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC (VDD) CO Q0 Q1 Q2 Q3 CTT LD CR CP D0 D1 D2 D3 CTP GND (VSS) 160 162 40160 40162 十进制计数器 时序图 160和40160的状态表 输 入 输 出 注 CR LD CTPCTT CP D3 D2 D1 D0 Q3n+1 Q2n+1 Q1n+1 Q0n+1CO 0    *     1 0   d3 d2 d1 d0 1 1 1 1      1 1 0       1 1  0      0 0 0 0 0 d3d2d1d0 计 数 保 持 保持0 清零 置数CO=CTT •Q3nQ0n CO=Q3nQ0n CO=CTT •Q3nQ0n 注:162和40162采用同步清零方式,上升沿触发。

  4. VCC CO Q0 Q1 Q2 Q3 CTT LD 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 CR CP D0 D1 D2 D3 CTP GND 清零CR 置数LD 160 162 40160 40162 D0 D1 D2 D3 CP CTP CTT Q0 Q1 Q2 Q3 同步十进制计数器 160 (40160 )和162(40162)的时序图 160和40160为异步清零; 162和40162为同步清零。 进位CO 7 8 9 0 1 2 3 同* 步 清 零 异* 步 清 零 预 置 (7) 计数 禁止

  5. ALD CP D0 D1 D2 D3 CTP ACR SCR GND VCC RCO CCO G Q0 Q1 Q2 Q3 CTTSLD ALD CP D0 D1 D2 D3 CTP ACR SCR GND VCC RCO CCO G Q0 Q1 Q2 Q3 CTTSLD 1 2 3 4 5 6 7 8 9 10 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 20 19 18 17 16 15 14 13 12 11 560 690 692 十进制计数器 ACR表示同步清零 ALD 表示同步置数 SCR表示异步清零 SLD表示异步置数

  6. 置数LD D0 D1 D2 D3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC CO/BO Q0 Q1 Q2 Q3 CTT LD U/D CP D0 D1 D2 D3 CTP GND CP 168 668 U/D CTP和CTT Q0 Q1 Q2 Q3 串行进位输出 十进制可逆同步计数器

  7. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC D0 CP RC CO/BO LD D2 D3 D1 Q1 Q0 CT U/D Q2 Q3 GND 190 CT = 1,CO/BO = 1 时, 十进制可逆同步计数器 190的状态表 LD CT U/D CPD3 D2 D1 D0 Q3n+1 Q2n+1 Q1n+1 Q0n+1 注 0    d3d2d1 d0 1 0 0      1 0 1      1 1       d3d2d1d0 加 法 计 数 减 法 计 数 保 持 并行异步置数 COBO = Q3nQ2nQ1nQ0n COBO = Q3nQ2nQ1nQ0n

  8. VCC D0 CP CR CO/BO LD D2 D3 D1 Q1 Q0 CPD CPU Q2 Q3 GND 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 192 CPU CPD LD CR 功 能  1 1 0 1  1 0 × × 0 0 × × × 1 加 计 数 减 计 数 预 置 清 零 同步十进制可逆计数器 192真值表

  9. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 U/D CP D0 D1 D2 D3 CTP ACR SCR GND VCC RCO CCO G Q0 Q1 Q2 Q3 CTTLD 568 十进制计数器 ACR 表示同步清零; SCR 表示异步清零。

  10. CP1 NC Q0 Q3 GND Q1 Q2 CP0 R01 R02 NC VCC S91 S92 90 14 13 12 11 10 9 8 1 2 3 4 5 6 7 R01 R02 S91 S92 Q3 Q2 Q1 Q0 1 1 0 × 1 1 × 0 × × 1 1 × 0 × 0 0 × 0 × 0 × × 0 × 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 计 数 计 数 计 数 计 数 十进制计数器

  11. VCC CR Q3 D3 D1 Q1 CP1 14 13 12 11 10 9 8 CNT/LD Q2 D2 D0 Q0 CP2 GND 1 2 3 4 5 6 7 176 196 二-五-十进制计数器 176、196真值表 CR CNT/LD D0 CP1 Q0 0 × ×× 1 0 0 × 1 0 1 × 1 1 ×  0 0 1 CR CNT/LD CP2 Q3 Q2 Q1 0 × × 1 0 × 1 1  0 0 0 D3 D2 D1 计 数

  12. VCC R02 R01 CP2CP1 Q0 Q3 R91 NC R92 Q2 Q1 NC GND 290 R01 R02 S91 S92 QD QC QB QA 14 13 12 11 10 9 8 1 2 3 4 5 6 7 1 1 0 × 1 1 × 0 × × 1 1 × 0 × 0 0 × 0 × 0 × × 0 × 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 计 数 计 数 计 数 计 数 二-五-十进制计数器 290真值表

  13. VCC 2CP0 2CR 2Q0 2CP1 2Q1 2Q2 2Q3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 1CP0 1CR 1Q0 1CP1 1Q1 1Q2 1Q3 GND 390 双4位十进制和二进制计数器 390真值表 CP Q3 Q2 Q1 Q0 CP Q0 Q1 Q2Q3 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0

  14. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 1CP 1EN 1Q0 1Q1 1Q2 1Q3 1CR GND VDD 2CR2Q32Q2 2Q1 2Q 2CP 2EN 4518 14518 CP EN CR Q3 Q2 Q1 Q0 1 0 0  0  × 0 ×  0  0 0 1 0 × × 1 加 计 数 加 计 数 保 持 保 持 保 持 保 持 0 0 0 0 双十进制计数器 4518、14518真值表

  15. VDD CP Q2 D2 D1 Q1 U/D BIN/DEC 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 LD Q3 D3 D0 C i Q0 C0 VSS 4029 LD Ci U/D BIN/DEC CP 功 能 1 × × × × 0 1 × × × 0 0 1 1  0 0 0 1  0 0 1 0  0 0 0 0  预 置 不 计 数 二进制加计数 二进制减计数 十进制加计数 十进制减计数 二进制/十进制可逆同步计数器 4029真值表

  16. VCC 2CP 2R0 2R9 2Q0 2Q1 2Q2 2Q3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 1CP 1R0 1Q0 1R9 1Q1 1Q2 1Q3 GND R0 R9 Q3 Q2 Q1 Q0 0 0 1 0 0 0 0 0 0 0 0 0 1 计 数 490 双十进制计数器 490真值表

  17. VDD CP Q2 D2 D1 Q1 U/D Cr 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 4510、14510真值表 LD Ci U/D Cr CP 功 能 1 × × 0 × 0 1 × 0 × 0 0 1 0  0 0 0 0  × × × 1 × 预 置 不 计 数 加 计 数 减 计 数 清 零 4510 14510 同步十进制可逆计数器 LD Q3 D3 D0 C i Q0 C0 VSS

  18. VCC D0 CR BO CO LD D2 D3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 D1 Q1 Q0 CPD CPU Q2 Q3 VSS 40192 CPU CPD LD CR 功 能  1 1 0 1  1 0 × × 0 0 × × × 1 加 计 数 减 计 数 预 置 清 零 同步十进制可逆计数器 40192真值表

  19. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q3 D3 LD EN D0 CP Q0 VSS 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC Q2 D2 CF QCF D1 CR Q1 4522 14522 4522 14522 CP EN LD CR Q3 Q2 Q1 Q0 × × × 0 × × 1 0  0 0 0 0 0 0 0 × 1 0 0 1  0 0 0 0 0 0 预 置 计 数 保 持 保 持 计 数 同步十进制可逆计数器 4522、14522真值表

  20. 二进制计数器 4526 14526 93 177 197 293 393 161 163 169 669 191 193 40193 569 4516 14516

  21. U/D CP D0 D1 D2 D3 CTP GND 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 VCC CO/BO Q0 Q1 Q2 Q3 CTT LD 169 669 CP LD CTP CTT U/D 功 能 0 × × ×  1 0 0 1  1 0 0 0 1 1 × ×  1 × 1 × 预 置 加计 数 减计 数 不计 数 不计 数 同步4位二进制可逆计数器 169、669真值表

  22. 16 15 14 13 12 11 10 9 VCC D0 CP RC CO/BO LD D2 D3 1 2 3 4 5 6 7 8 D1 Q1 Q0 CT U/D Q2 Q3 GND 191 CT = 1,CO/BO = 1 时, LD CT U/D CPD3 D2 D1 D0 Q3n+1 Q2n+1 Q1n+1 Q0n+1 注 0    d3d2d1 d0 1 0 0      1 0 1      1 1       d3d2d1d0 加 法 计 数 减 法 计 数 保 持 并行异步置数 COBO = Q3nQ2nQ1nQ0n COBO = Q3nQ2nQ1nQ0n 4位二进制可逆同步计数器 191真值表

  23. VCC D0 CR BO CO LD D2 D3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 D1 Q1 Q0 CPD CPU Q2 Q3 GND CR LD CPU CPD 功 能 1 × × × 0 0 × × 0 1  1 0 1 1  0 1 1 1 清 零 预 置 加计 数 减计 数 保 持 193 40193 4位二进制可逆同步计数器 193、40193真值表

  24. 1 2 3 4 5 6 7 8 9 10 20 19 18 17 16 15 14 13 12 11 U/D CP D0 D1 D2 D3 CTP ACR SCR GND VCC RCO CCO G Q0 Q1 Q2 Q3 CTTLD 569 四位二进制可逆同步计数器 ACR 表示同步清零; SCR 表示异步清零。

  25. CP0 NC Q0 Q3 GND Q1 Q2 CP1 R01 R02 NC VCC NC NC 93 14 13 12 11 10 9 8 1 2 3 4 5 6 7 4位二进制计数器 93真值表 R01 R02 Q3 Q2 Q1 Q0 1 1 0 × × 0 0 0 0 0 计 数 计 数

  26. VCC CR Q3 D3 D1 Q1 CP1 14 13 12 11 10 9 8 CNT/LD Q2 D2 D0 Q0 CP2 GND 1 2 3 4 5 6 7 CR CNT/LD D0 CP1 Q0 177 197 0 × ×× 1 0 0 × 1 0 1 × 1 1 ×  0 0 1 CR CNT/LD CP2 Q3 Q2 Q1 0 × × 1 0 × 1 1  0 0 0 D3 D2 D1 计 数 4位二进制计数器 177、197真值表

  27. VCC R02 R01 CP1 CP0 Q0 Q3 NC NC NC Q2 Q 1 NC GND R01 R02 Q3 Q2 Q1 Q0 1 1 0 × × 0 0 0 0 0 计 数 计 数 293 14 13 12 11 10 9 8 1 2 3 4 5 6 7 四位二进制计数器 293真值表

  28. VCC 2CP0 2CR 2Q0 2CP1 2Q1 2Q2 2Q3 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 1CP0 1CR 1Q0 1CP1 1Q1 1Q2 1Q3 GND 393 CR CP Q3 Q2 Q1 Q0 1 1 0  0 0 0 0 计 数 双4位二进制计数器 393真值表

  29. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 VCC (VDD) CO Q0 Q1 Q2 Q3 CTT LD CR CP D0 D1 D2 D3 CTP GND (VSS) 161 163 40161 40163 输 入 输 出 注 CR LD CTPCTT CP D3 D2 D1 D0 Q3n+1 Q2n+1 Q1n+1 Q0n+1CO 0    *     1 0    d3 d2 d1 d0 1 1 1 1      1 1 0       1 1  0      0 0 0 0 0 d3d2d1d0 计 数 保 持 保持0 清零 置数CO=CTT •Q3nQ0n CO=Q3nQ0n CO=CTT •Q3nQ0n 4位二进制计数器 注:163和40163采用同步清零方式,上升沿触发。

  30. 可预置4位减计数器 VDD Q2 P2 CF “0” P1 RST Q1 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q3 P3 PE INH P0 CP Q0 VSS 4526 14526 CP RST INH PE CF “0” 功 能 × 1 × 0 0 × 1 × 1 0 × 1 × × 1 × 0 × 1 ×  0 1 0 × 0 0  0 ×  0 0 0 0 1 0  0 0  0 0 0 0 1 0  0 0 0 1 1 0 0 0 0 0 0 0 异步重置 异步重置 异步重置 异步预置 禁 止 禁 止 不 变 化 不 变 化 减 计 数 减 计 数

  31. VDD CP Q2 D2 D1 Q1 U/D CR 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 LD Q3 D3 D0 C i Q0 C0 VSS 4516 14516 CP Ci U/D LD CR 功 能 × × × 1 0 × × × × 1 × 1 × 0 0  0 1 0 0  0 0 0 0 预 置 清 零 保 持 加计 数 减计 数 4位二进制可逆同步计数器 4516、14516真值表

  32. 4024真值表 VCC NC Q0 Q1 NC Q2 NC CP CR Q6 Q5 Q4 Q3 VSS CP CR 功 能 × 1  0  0 1 0 0 0 清 零 计 数 保 持 保 持 保 持 4024 14 13 12 11 10 9 8 1 2 3 4 5 6 7 7位二进制计数器

  33. 分频器 92 4017 4018 4020 4022 4040 4060

  34. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q12 Q6 Q5 Q7 Q4 Q3 Q2 VSS VDD Q11 Q10 Q8 Q9 CP CP Q1 4040真值表 CP CR 功 能 × 1  0  0 清 零 计 数 保 持 4040 12位二进制计数器/分频器

  35. CP0 NC Q0 Q1 GND Q2 Q3 CP1 NC NC NC VCC R01 R02 92真值表 R01 R02 Q3 Q2 Q1 Q0 1 1 0 × × 0 0 0 0 0 计 数 计 数 92 14 13 12 11 10 9 8 1 2 3 4 5 6 7 12分频计数器

  36. VDD CR CP INH CO Y9 Y4 Y8 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y5 Y1 Y0 Y2 Y6 Y7 Y3 VSS 4017 十进制计数器分频器

  37. VDD CR CP Q5 D5 Q4 LD D4 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 DS D1 D2 Q2 Q1 Q3 D3 VSS 4018 可预置N分频计数器

  38. VDD Q11 Q10 Q8 Q9 CR CP Q1 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 CP CR 输出状态  0  0 × 1 不 变 进入下一状态 全部输出为0 4020 14位二进制串行计数器分频器 Q12 Q13 Q14 Q6 Q5 Q7 Q4 VSS

  39. VDD CR CP INH CO Y4 Y7 NC 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Y1 Y0 Y2 Y5 Y6 NC Y3 VSS 4022 八进制计数器/分频器

  40. 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q11 Q12 Q13 Q5 Q4 Q6 Q3 VSS VDD Q9 Q7 Q8 CR CPi CPo CPo 4060 14位二进制计数器/分频器

  41. VDD Q2 D2 CF QCF D1 CP Q1 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 Q3 D3 LD EN D0 CP Q0 VSS CP EN LD CR 功 能 ×× 1 0 ××× 1 0 0 0 0 × 1 0 0  0 0 0 1  0 0 预 置 清 零 保 持 保 持 计 数 计 数 4526 14526 4位二进制减计数器 4256、14256真值表

  42. 移位寄存器 95 194 195 4014 4021 164 165 676 675 673 674

  43. VCC Q0 Q1 Q2 Q3 CLKR CLKL S0 D0 D1 D2 D3 MODE GND 95 14 13 12 11 10 9 8 1 2 3 4 5 6 7 MODE CLKL CLKR SI Q0 Q1 Q2 Q3 1  × × 0 ×  0 0 ×  1 D0 D1 D2 D3 0 Q00 Q10 Q20 1 Q00 Q10 Q20 4位移位寄存器 95真值表

  44. CR DSR D0 D1 D2 D3 DSL GND VCC Q0 Q1 Q2 Q3 CP M1 M0 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 194 CR M1 M0 DSR DSL CP D0 D2 D2 D3 Q0 Q1 Q2 Q3 注 0 × × × × × × × × × 1 × × × × 0 × × × × 1 1 1 × ×D0 D1 D2 D3 1 0 1 1 × × × × × 1 0 1 0 ×× × × × 1 1 0 × 1 × × × × 1 1 0 × 0 × × × × 1 0 0 × × × × × × × 0 0 0 0 Q0 Q1 Q2 Q3 D0 D1 D2 D3 1Q0 Q1 Q2 0Q0 Q1 Q2 Q1 Q2 Q3 1 Q1 Q2 Q3 0 Q0 Q1 Q2 Q3 清 零 保 持 并行输入 右移输入1 右移输入0 左移输入1 左移输入0 保持 4位双向移位寄存器

  45. CLR J K D0 D1 D2 D3 GND VCC Q0 Q1 Q2 Q3 Q3 CLK S/L 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 195 195真值表 CLR S/L CLK J K Q0 Q1 Q2 Q3 Q3 0 × × × × 1 0 × × 1 1 0 1 1 1 0 0 1 1 1 1 1 1 1 0 0 0 0 0 1 D0 D1 D2 D3 D3 Q00 Q00 Q10 Q20 Q20 0Q00 Q10 Q20 Q20 1Q00 Q10 Q20 Q20 Q00 Q00 Q10 Q20 Q20 4位移位寄存器

  46. VCC CKIN D3 D2 D1 D0 SI Q7 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 S/L CLK D4 D5 D6 D7 Q7 GND 165 165真值表 内部输出 Q0 Q6 S/L CKIN CLK SI Q6 Q6 0 × × × 1 0  1 1 0  1 1 1 × × D0 D6 1 Q50 0 Q50 Q00 Q60 D7 D7 Q60 Q60 Q60 Q60 Q70 Q70 8位串/并入串出移位寄存器

  47. VCC Q7 Q6 Q5 Q4 CLR CLK SIA SIB Q0 Q1 Q2 Q3 GND 164 14 13 12 11 10 9 8 1 2 3 4 5 6 7 8位串入串出移位寄存器 164真值表

  48. VDD P6 P5 P4 Q6 S CLK P/S P7 Q5 Q7 P3 P2 P1 P0 VSS 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 4024、4021真值表 4014 4021 CLK P/S 功 能 1 1  0 并行输入 右 移 8位串/并入串出移位寄存器

  49. CS R/W SHCLK STCLK 功 能 1 × × × 0 0  × 0 1  0 0 1  1 保 持 串行装入 循环串行输出 并行输入无转移 VCC Q15 Q14 Q13 Q12 Q11 Q10 Q9 Q8 Q7 Q6 Q5 24 23 22 21 20 19 18 17 16 15 14 13 1 2 3 4 5 6 7 8 9 10 11 12 CS SHCLK R/W STRST SHCLK SI/O Q0 Q1 Q2 Q3 Q4 GND 4060 673 STRST CS R/W STCLK 功 能 0 × × × 1 1 × × 1 × 1 × 1 0 0  复 位 保 持 保 持 并行装入 16位串入串/并出移位寄存器 673真值表

More Related