1 / 10

Herzlich Willkommen

Herzlich Willkommen. Bussysteme WS 05/06 Dominik Fehrenbach EN5: 164934. Inhalt:. ● Anwendung ● Busverdrahtung ● Geschwindigkeit ● Datenfluss ● Kommunikation ● Übersicht. I²C Inter IC-Bus Interner Integrierter-Schaltungs-Bus auch 2 Draht Bus genannt.

aizza
Download Presentation

Herzlich Willkommen

An Image/Link below is provided (as is) to download presentation Download Policy: Content on the Website is provided to you AS IS for your information and personal use and may not be sold / licensed / shared on other websites without getting consent from its author. Content is provided to you AS IS for your information and personal use only. Download presentation by click this link. While downloading, if for some reason you are not able to download a presentation, the publisher may have deleted the file from their server. During download, if you can't get a presentation, the file might be deleted by the publisher.

E N D

Presentation Transcript


  1. Herzlich Willkommen Bussysteme WS 05/06Dominik FehrenbachEN5: 164934

  2. Inhalt: ● Anwendung ● Busverdrahtung ● Geschwindigkeit ● Datenfluss ● Kommunikation ● Übersicht

  3. I²CInter IC-BusInterner Integrierter-Schaltungs-Busauch 2 Draht Bus genannt ● Steuerung der Bausteine über Mikrocontroller● einfache Hardwareanforderungen ● Kommunikation einzelner Bausteine untereinander mit wenig Leitungen  Leitungen werden eingespart● Philips ist der erste Hersteller / Entwickler von I²C● Standard Bus für Schaltungen / Platinen

  4. ● 2 bidirektionalen Leitungen + Versorgung und GND ● SDA = serial data: Daten werden seriell übertragen ● SCL = serial clock: Leitung für die Takt-Impulse ● Busteilnehmer sind adressiert ● Es wird mindestens ein Master benötigt ● Leitungslänge ist begrenzt

  5. ● Normal Mode 100kHz: Erste Versionen waren für 100kHz ausgelegt. 100kHz reicht für den heutigen Standart nicht mehr aus. 7 bit Adresse  max. 128 Teilnehmer● Fast Mode 400kHz: Phillips erweitert die Spezifikationen und lässt 400kHz zu. Kompatibel zum Normal Mode. 10 bit Adresse  max. 1024 Teilnehmer● High-Speed-Mode 3,4 MBit/s: Für spezielle RAM-Bausteine entwickelt. NICHT kompatibel zum Normal und Fast Mode. Low-Voltage ICs werden unterstützt  ≤ 3.3V● Busgeschwindigkeit richtet sich nach dem langsamsten Teilnehmer.

  6. ● Kommunikation über den Master: - den Bus übernehmen - Adresse senden - alle Datenbytes senden/empfangen - den Bus wieder freigeben ● Master kommuniziert mit den Slaves, Slaves untereinander können nicht ohne Master kommunizieren.● Mehrere Master sind an einem Bus erlaubt.  Multi-Master-Bus.● Kommunikation über ein Adresssystem. Jeder Busteilnehmer hat eine eigene 7 Bit oder 10 Bit Adresse.

  7. ● Um den Bus zu belegen, wird SDA auf Low gelegt● Wenn SDA und SCL auf High  Bus ist frei● Langsame Bausteine können SCL auf Low ziehen  Bus ist blockiert

  8. ● einfache Hardwareanforderungen: Clock und Datenleitung (bidirektional). ● Busgeschwindigkeit richtet sich nach dem langsamsten Teilnehmer. ● Multimaster Betrieb möglich. ● Busteilnehmer sind adressiert. ● Normal Mode 100kHz. ● Fast Mode 400kHz. ● High-Speed-Mode 3,4 MBit/s: NICHT kompatibel. ● Geräteinterne Kommunikation

  9. Quellennachweis: ● www.semiconductors.philips.com ● www.elektronik-kompendium.de ● www.entwickler-software.com ● www.sprut.de ● www.lemps.ch

  10. ? ? Vielen Dank für die Aufmerksamkeit Bussysteme WS 05/06Dominik FehrenbachEN5: 164934

More Related